WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2016095679) DIGITAL FRACTIONAL FREQUENCY PHASE-LOCKED LOOP CONTROL METHOD AND PHASE-LOCKED LOOP
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2016/095679    International Application No.:    PCT/CN2015/095566
Publication Date: 23.06.2016 International Filing Date: 25.11.2015
IPC:
H03L 7/18 (2006.01), H03L 7/08 (2006.01)
Applicants: HUAWEI TECHNOLOGIES CO., LTD. [CN/CN]; Huawei Administration Building, Bantian,Longgang District Shenzhen, Guangdong 518129 (CN)
Inventors: GAO, Peng; (CN)
Priority Data:
201410802184.3 18.12.2014 CN
Title (EN) DIGITAL FRACTIONAL FREQUENCY PHASE-LOCKED LOOP CONTROL METHOD AND PHASE-LOCKED LOOP
(FR) PROCÉDÉ DE COMMANDE DE BOUCLE VERROUILLÉE EN PHASE À FRÉQUENCE À DEMI-DÉBIT NUMÉRIQUE ET BOUCLE VERROUILLÉE EN PHASE
(ZH) 数字小数分频锁相环控制方法及锁相环
Abstract: front page image
(EN)A digital fractional frequency phase-locked loop (PLL) control method and the PLL, the PLL comprising: a control apparatus, a time-digital converter (TDC), a digital loop filter (DLF), a digital control oscillator (DCO), a feedback divider (DIV), and a sigma-delta modulator (SDM); according to a frequency control word (FCW) and a fractional frequency control word, the control apparatus conducts delay processing on an effective edge of a reference clock to obtain a delay reference clock; and sending the delay reference clock to the TDC to enable the TDC to conduct phase processing on the delay reference clock and a feedback clock. Additionally disposed control apparatus in the PLL can conduct delay processing on the reference clock according to current FCW and the fractional frequency control word to enable the feedback clock and the delay reference clock to have approximate corresponding time of the effective edge, such that the TDC only needs to process phase signal within a small time domain input arrange, thus greatly reducing TDC design difficulty and TDC resolution requirement, enabling easy and free design of the TDC, and guaranteeing degree of design freedom, easiness, and effectiveness of the PLL.
(FR)L’invention concerne un procédé de commande de boucle verrouillée en phase (PLL) à fréquence à demi-débit numérique et la PLL, la PLL comprenant : un appareil de commande, un convertisseur temps-numérique (TDC), un filtre de boucle numérique (DLF), un oscillateur de commande numérique (DCO), un diviseur rétroactif (DIV), et un modulateur delta-sigma (SDM) ; en fonction d’un mot de commande de fréquence (FCW) et d’un mot de commande de fréquence à demi-débit, l’appareil de commande conduit un traitement de retard sur un bord efficace d’une horloge de référence pour obtenir une horloge de référence de retard ; et un envoi de l’horloge de référence de retard au TDC pour permettre au TDC de conduire un traitement de phase sur l’horloge de référence de retard et sur une horloge de rétroaction. Un appareil de commande disposé de manière additionnelle dans la PLL peut conduire un traitement de retard sur l’horloge de référence en fonction du FCW actuel et du mot de commande de fréquence à demi-débit pour permettre que l’horloge de rétroaction et l’horloge de référence de retard présentent des temps du bord efficace approximativement correspondants, de sorte que le TDC ne doive traiter le signal de phase que dans un petit agencement d’entrée de domaine de temps, réduisant ainsi grandement la difficulté de conception du TDC et le besoin de résolution du TDC, permettant une conception simple et libre du TDC, et garantissant un degré de liberté de conception, de simplicité et d’efficacité de la PLL.
(ZH)一种数字小数分频锁相环控制方法及锁相环,该锁相环包括控制装置、TDC、DLF、DCO、DIV、SDM,控制装置根据频率控制字和分频控制字对参考时钟的有效沿进行延迟处理得到延迟参考时钟;将延迟参考时钟发送给TDC使TDC对延迟参考时钟和反馈时钟进行鉴相处理。在锁相环中增设的控制装置可以根据当前的频率控制字和分频控制字对参考时钟进行延迟处理,使得反馈时钟与延迟参考时钟具有相近的有效沿对应时间,从而TDC仅需要处理很小时域输入范围的鉴相信号,大大降低了TDC的设计难度及对TDC分辨率的需求,使得TDC的设计简单、自由,从而保证了锁相环的设计自由度以及简单有效。
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Publication Language: Chinese (ZH)
Filing Language: Chinese (ZH)