WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2016091100) SYSTEM AND METHOD FOR DETECTING LOSS OF SIGNAL
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2016/091100    International Application No.:    PCT/CN2015/096170
Publication Date: 16.06.2016 International Filing Date: 01.12.2015
IPC:
H03K 5/22 (2006.01)
Applicants: HUAWEI TECHNOLOGIES CO., LTD. [CN/CN]; Huawei Administration Building, Bantian, Longgang District Shenzhen, Guangdong 518129 (CN)
Inventors: TONIETTO, Davide; (CA).
WONG, Henry; (CA)
Priority Data:
14/567,068 11.12.2014 US
Title (EN) SYSTEM AND METHOD FOR DETECTING LOSS OF SIGNAL
(FR) SYSTÈME ET PROCÉDÉ DE DÉTECTION DE PERTE DE SIGNAL
Abstract: front page image
(EN)Apparatus and methods are taught for quickly determining whether a Loss of Signal (LOS) condition has occurred for a receiver which includes an internal reference clock, a LOS circuit and a Clock and Data Recovery (CDR) circuit. The CDR circuit recovers the clock and data of an incoming signal. However, the LOS circuit can determine whether a received incoming signal includes an active signal, independent of said CDR circuit such that it samples said incoming signal utilizing said internal reference clock to determine a loss of signal prior to said CDR recovering the clock of said incoming signal. The LOS circuit includes an analog voltage threshold stage which samples the incoming signal, and produces at least one sample stream indicative of transitions in the incoming signal. The LOS circuit further includes a digital transition stage which counts transitions in order to discriminate between an active signal and noise.
(FR)L'invention concerne des appareils et des procédés pour déterminer rapidement si une situation de perte de signal (LOS) s'est produite pour un récepteur qui comprend une horloge de référence interne, un circuit LOS et un circuit de récupération d'horloge et de données (CDR). Le circuit CDR récupère l'horloge et les données d'un signal entrant. Cependant, le circuit LOS peut déterminer si un signal entrant reçu comprend un signal actif, indépendamment dudit circuit CDR, par échantillonnage dudit signal entrant à l'aide de ladite horloge de référence interne afin de déterminer une perte de signal avant que ledit circuit CDR ne récupère l'horloge dudit signal entrant. Le circuit LOS comprend un étage de seuil de tension analogique qui échantillonne le signal entrant, et produit au moins un flux d'échantillons indiquant des transitions dans le signal entrant. Le circuit LOS comprend en outre un étage de transition numérique qui compte les transitions afin de faire la distinction entre un signal actif et du bruit.
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)