WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2016085455) WAIT STATE TRANSITION
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2016/085455    International Application No.:    PCT/US2014/067153
Publication Date: 02.06.2016 International Filing Date: 24.11.2014
IPC:
G06F 1/04 (2006.01), G06F 13/14 (2006.01)
Applicants: HEWLETT PACKARD ENTERPRISE DEVELOPMENT LP [US/US]; 11445 Compaq Center Drive West Houston, TX 77070 (US)
Inventors: BROWN, Andy; (US).
BROOKS, Ryan, Dennis; (US)
Agent: SU, Benjamin; (US)
Priority Data:
Title (EN) WAIT STATE TRANSITION
(FR) PASSAGE À UN ÉTAT D'ATTENTE
Abstract: front page image
(EN)Example implementations relate to wait state transitions. For example, a method includes providing a clock signal from a master device to a slave device via a first pin of a first interface of the master device during an operation state of the master device. The method also includes transmitting a command to the slave device via a second pin of the first interface based on the clock signal. The method further includes in response to transmission of the command, transitioning the master device from the operation state to a wait state of the master device. The clock signal is active during the operation state. The clock signal is inactive during the wait state. The method further includes in response to a reception of a status signal corresponding to a ready signal from the slave device, transitioning the master device from the wait state to the operation state.
(FR)Des mises en oeuvre données à titre d'exemple se rapportent à des passages à des états d'attente. Par exemple, un procédé consiste à générer un signal d'horloge d'un dispositif maître à un dispositif asservi par l'intermédiaire d'une première broche d'une première interface du dispositif maître pendant le fonctionnement de ce dernier. Le procédé consiste également à transmettre une instruction au dispositif asservi par l'intermédiaire d'une seconde broche de la première interface sur la base du signal d'horloge. Le procédé consiste, en outre, en réponse à la transmission de l'instruction, à faire passer le dispositif maître de l'état de fonctionnement à un état d'attente. Le signal d'horloge est actif pendant l'état de fonctionnement. Le signal d'horloge est inactif pendant l'état d'attente. Le procédé consiste également, en réponse à une réception d'un signal d'état correspondant à un signal prêt provenant du dispositif asservi, à faire passer le dispositif maître de l'état d'attente à l'état de fonctionnement.
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)