WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
maximize
Machine translation
1. (WO2016070292) VOLTAGE SYNTHESIZER BASIC BUILDING BLOCK CIRCUIT DIAGRAMS
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.:    WO/2016/070292    International Application No.:    PCT/CA2015/051383
Publication Date: 12.05.2016 International Filing Date: 31.12.2015
IPC:
H02M 5/12 (2006.01)
Applicants: HARRIS, Mark [CA/CA]; (CA)
Inventors: HARRIS, Mark; (CA)
Priority Data:
Title (EN) VOLTAGE SYNTHESIZER BASIC BUILDING BLOCK CIRCUIT DIAGRAMS
(FR) SCHÉMAS DE CIRCUIT DE BLOC DE CONSTRUCTION DE BASE DE SYNTHÉTISEUR DE TENSION
Abstract: front page image
(EN)The basic block diagrams for a voltage synthesizer is actually a process that shows you how to connect an alternating current parallel branch with another parallel branch, in series while at the same time isolating these parallel branches from each other. Therefore the result at the output load of the series part of the circuit has a voltage drop over it that adds the voltages present in each parallel branch. For example - if one branch has 120 volts going down it and another also has 120 volts going down it, then these would add to make 240 volts just as long as these voltages are in phase with each for constructive interference to occur. Then only 50% of the current is needed thus saving electricity or you could run two bulbs or two heaters at the same time for the price of one.
(FR)Les schémas de bloc de base pour un synthétiseur de tension sont en fait un procédé qui présente la manière de connecter une branche parallèle de courant alternatif à une autre branche parallèle, en série, tout en isolant en même temps ces branches parallèles l'une de l'autre. Par conséquent, le résultat au niveau de la charge de sortie de la partie en série du circuit présente une chute de tension sur celle-ci qui additionne les tensions présentes dans chaque branche parallèle. Par exemple, si une branche présente 120 volts qui descendent de celle-ci et qu'une autre présente également 120 volts qui descendent de celle-ci, alors ils s'ajouteront pour donner 240 volts à condition que ces tensions soient en phase l'une avec l'autre pour produire une interférence constructive. De ce fait, seulement 50 % du courant est nécessaire, ce qui permet d'économiser de l'électricité, ou il est possible de faire fonctionner deux ampoules ou deux éléments chauffants en même temps pour le prix d'un(e).
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)