WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2016062057) DEVICE AND METHOD FOR PREVENTING BUS FROM DEADLOCKING, AND COMPUTER STORAGE MEDIUM
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2016/062057    International Application No.:    PCT/CN2015/078008
Publication Date: 28.04.2016 International Filing Date: 30.04.2015
IPC:
G06F 13/36 (2006.01)
Applicants: SANECHIPS TECHNOLOGY CO., LTD. [CN/CN]; ZTE Industrial Park, Liuxian Avenue, Xili Street, Nanshan District Shenzhen, Guangdong 518055 (CN)
Inventors: JIANG, Jianping; (CN)
Agent: CHINA PAT INTELLECTUAL PROPERTY OFFICE; 2nd Floor, Zhongguancun Intellectual Property Building, Block B, No.21 Haidian South Road, Haidian Beijing 100080 (CN)
Priority Data:
201410558296.9 20.10.2014 CN
Title (EN) DEVICE AND METHOD FOR PREVENTING BUS FROM DEADLOCKING, AND COMPUTER STORAGE MEDIUM
(FR) DISPOSITIF ET PROCÉDÉ POUR PROTÉGER UN BUS CONTRE UN INTERBLOCAGE, ET SUPPORT DE STOCKAGE INFORMATIQUE
(ZH) 一种防止总线死锁的装置、方法及计算机存储介质
Abstract: front page image
(EN)A device and method for preventing a bus from deadlocking, and a computer storage medium. The device comprises: a peripheral time delay unit (101) configured to monitor a bus state between a bus and a peripheral, so as to obtain a first bus state signal and send same to a state monitoring unit (103), and conduct a reset operation on a first handshake signal between the bus and the peripheral according to a received reset control instruction; a processor time delay unit (102) configured to monitor a bus state between the bus and a processor, so as to obtain a second bus state signal and send same to the state monitoring unit (103), and conduct a reset operation on a second handshake signal between the bus and the processor according to the received reset control instruction; and the state monitoring unit (103) configured to time the first bus state signal and/or the second bus state signal, and send the reset control instruction when the timed time duration exceeds a corresponding set time duration, so that the peripheral time delay unit (101) and the processor time delay unit (102) reset the handshake signals.
(FR)L'invention concerne un dispositif et un procédé pour protéger un bus contre un interblocage, et un support de stockage informatique. Le dispositif comprend : une unité de retard de temps de périphérique (101) configurée pour surveiller un état de bus entre un bus et un périphérique, de façon à obtenir un premier signal d'état de bus et à envoyer ce dernier à une unité de surveillance d'état (103), et réaliser une opération de réinitialisation sur un premier signal d'établissement de liaison entre le bus et le périphérique selon une instruction de commande de réinitialisation reçue; une unité de retard de temps de processeur (102) configurée pour surveiller un état de bus entre le bus et un processeur, de façon à obtenir un second signal d'état de bus et à l'envoyer à l'unité de surveillance d'état (103), et réaliser une opération de réinitialisation sur un second signal d'établissement de liaison entre le bus et le processeur selon l'instruction de commande de réinitialisation reçue; et l'unité de surveillance d'état (103) configurée pour chronométrer le premier signal d'état de bus et/ou le second signal d'état de bus, et envoyer l'instruction de commande de réinitialisation lorsque la durée de temps chronométrée dépasse une durée de temps réglée correspondante, de telle sorte que l'unité de retard de temps de périphérique (101) et l'unité de retard de temps de processeur (102) réinitialisent les signaux d'établissement de liaison.
(ZH)一种防止总线死锁的装置、方法及计算机存储介质;所述装置包括:外设延时单元(101),配置为监测总线和外设之间的总线状态,得到第一总线状态信号发送给状态监控单元(103),并根据收到的复位控制指令对总线和外设之间的第一握手信号进行复位操作;处理器延时单元(102),配置为监测总线和处理器之间的总线状态,得到第二总线状态信号发送给状态监控单元(103),并根据收到的复位控制指令对总线和处理器之间的第二握手信号进行复位操作;状态监控单元(103),配置为对所述第一总线状态信号和/或第二总线状态信号计时,当计时时间超过对应设定时间时,发送复位控制指令,使得所述外设延时单元(101)和处理器延时单元(102)对握手信号进行复位。
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Publication Language: Chinese (ZH)
Filing Language: Chinese (ZH)