WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2016054832) DISPLAY PANEL AND THIN FILM TRANSISTOR ARRAY SUBSTRATE
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2016/054832    International Application No.:    PCT/CN2014/088608
Publication Date: 14.04.2016 International Filing Date: 15.10.2014
IPC:
G02F 1/1362 (2006.01)
Applicants: SHENZHEN CHINA STAR OPTOELECTRONICS TECHNOLOGY CO., LTD. [CN/CN]; Shi, Beina No.9-2 Tangming Rd, Guangming New District Shenzhen, Guangdong 518132 (CN)
Inventors: YE, Yanxi; (CN)
Agent: ESSEN PATENT&TRADEMARK AGENCY; Cyber Times Tower A Room 1409 Tian'an Cyber Park, Futian District Shenzhen, Guangdong 518040 (CN)
Priority Data:
201410528406.7 09.10.2014 CN
Title (EN) DISPLAY PANEL AND THIN FILM TRANSISTOR ARRAY SUBSTRATE
(FR) PANNEAU D'AFFICHAGE, ET SUBSTRAT DE MATRICE DE TRANSISTOR À COUCHES MINCES
(ZH) 显示面板及薄膜晶体管阵列基板
Abstract: front page image
(EN)A display panel and a thin film transistor array substrate. The display panel comprises a colour filter substrate, a liquid crystal layer and a thin film transistor array substrate. A pixel unit on the thin film transistor array substrate comprises strip electrodes (2021) and a connection electrode (2022). Contact areas at an edge of the connection electrode are connected to ends of the strip electrodes (2021). The position between two adjacent contact areas is provided with recesses (203) or a protrusion array (301). The display panel and the thin film transistor array substrate reduce the occurrence probability of dark areas.
(FR)La présente invention concerne un panneau d'affichage et un substrat de matrice de transistor à couches minces. Le panneau d'affichage comprend un substrat de filtre coloré, une couche de cristaux liquides, et un substrat de matrice de transistor à couches minces. Une unité de pixel sur le substrat de matrice de transistor à couches minces comporte des électrodes en bandes (2021) ainsi qu'une électrode de connexion (2022). Des zones de contact sur un bord de l'électrode de connexion sont connectées aux extrémités des électrodes en bandes (2021). L'emplacement entre deux zones de contact adjacentes est pourvu d'évidements (203) ou d'un réseau de saillies (301). Le panneau d'affichage et le substrat de matrice de transistor à couches minces réduisent les risques d'apparition de zones sombres.
(ZH)一种显示面板及薄膜晶体管阵列基板,该显示面板包括彩色滤光片基板、液晶层以及薄膜晶体管阵列基板,该薄膜晶体管阵列基板上的像素单元包括条状电极(2021)和连接电极(2022);该连接电极的边缘处的接触区与该条状电极(2021)的一末端连接;相邻两个该接触区之间的部位设置有凹陷(203)或突起阵列(301)。该显示面板及薄膜晶体管阵列基板能降低暗区现象的出现概率。
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Publication Language: Chinese (ZH)
Filing Language: Chinese (ZH)