WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2015126654) HOST ENCODER FOR HARDWARE-ACCELERATED VIDEO ENCODING
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2015/126654    International Application No.:    PCT/US2015/015086
Publication Date: 27.08.2015 International Filing Date: 10.02.2015
Chapter 2 Demand Filed:    06.08.2015    
IPC:
H04N 19/70 (2014.01), H04N 19/146 (2014.01), H04N 19/156 (2014.01), H04N 19/42 (2014.01)
Applicants: MICROSOFT TECHNOLOGY LICENSING, LLC [US/US]; One Microsoft Way Redmond, Washington 98052-6399 (US)
Inventors: WU, Yongjun; (US).
SULLIVAN, Gary J.; (US).
SADHWANI, Shyam; (US)
Agent: GODDAR, Heinz; (DE)
Priority Data:
14/183,372 18.02.2014 US
Title (EN) HOST ENCODER FOR HARDWARE-ACCELERATED VIDEO ENCODING
(FR) CODEUR HÔTE POUR CODAGE VIDÉO ACCÉLÉRÉ PAR MATÉRIEL
Abstract: front page image
(EN)By controlling decisions for high layers of bitstream syntax for encoded video, a host encoder provides consistent behaviors even when used with accelerator hardware from different vendors across different hardware platforms. For example, the host encoder controls high-level behaviors of encoding and sets values of syntax elements for sequence layer and picture layer of an output bitstream (and possibly other layers such as slice-header layer), while using only a small amount of computational resources. An accelerator that includes the accelerator hardware then controls encoding decisions for lower layers of syntax, in a manner consistent with the values of syntax elements set by the host encoder, setting values of syntax elements for the lower layers of syntax, which allows the accelerator some flexibility in making its encoding decisions.
(FR)L'invention concerne un codeur hôte qui, en gérant les décisions pour les couches supérieures de la syntaxe de flux binaire pour une vidéo codée, assure des comportements cohérents même lorsqu'il est utilisé avec un matériel accélérateur provenant de différents fournisseurs sur différentes plates-formes matérielles. Par exemple, le codeur hôte gère des comportements de codage de haut niveau et définit les valeurs d'éléments de syntaxe de la couche séquence et de la couche image d'un flux binaire de sortie (et éventuellement d'autres couches telles qu'une couche d'en-tête de tranche), tout en n'utilisant qu'une petite quantité de ressources de calcul. Un accélérateur qui comprend le matériel accélérateur gère ensuite les décisions de codage pour les couches inférieures de la syntaxe, d'une manière cohérente avec les valeurs d'éléments de syntaxe définis par le codeur hôte, définissant des valeurs d'éléments de syntaxe pour les couches inférieures de syntaxe, ce qui permet à l'accélérateur une certaine souplesse dans ses décisions de codage.
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)