WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2015125638) HIGH FREQUENCY FRONT END CIRCUIT
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2015/125638    International Application No.:    PCT/JP2015/053466
Publication Date: 27.08.2015 International Filing Date: 09.02.2015
IPC:
H04B 1/52 (2015.01)
Applicants: MURATA MANUFACTURING CO., LTD. [JP/JP]; 10-1, Higashikotari 1-chome, Nagaokakyo-shi, Kyoto 6178555 (JP)
Inventors: UEJIMA, Takanori; (JP).
KITAJIMA, Hiromichi; (JP).
ARIUMI, Saneaki; (JP).
HAYAFUJI, Hisao; (JP).
TSUJIGUCHI, Tatsuya; (JP)
Agent: KAEDE PATENT ATTORNEYS' OFFICE; 1-4-34, Noninbashi, Chuo-ku, Osaka-shi, Osaka 5400011 (JP)
Priority Data:
2014-029839 19.02.2014 JP
Title (EN) HIGH FREQUENCY FRONT END CIRCUIT
(FR) CIRCUIT FRONTAL À HAUTE FRÉQUENCE
(JA) 高周波フロントエンド回路
Abstract: front page image
(EN)A high frequency front end circuit (10) comprises a duplexer (20), a phase adjustment circuit (30) and a low noise amplifier (LNA). The phase adjustment circuit (30) is connected between an Rx filter (22) of the duplexer (20) and the low noise amplifier (LNA). The phase adjustment circuit (30) performs a phase adjustment such that the phase is not in any conjugate relationship between a quadrant in which an impedance ZLNA (fn) seen from the Rx filter (22) toward the low noise amplifier (LNA) for a particular frequency different from the fundamental frequency of a received signal exists and a quadrant in which an impedance ZRX (fn) seen from the low noise amplifier (LNA) toward the Rx filter (22) for the particular frequency exists.
(FR)L'invention concerne un circuit frontal (10) à haute fréquence comportant un duplexeur (20), un circuit (30) de réglage de phase et un amplificateur à faible bruit (LNA). Le circuit (30) de réglage de phase est connecté entre un filtre (22) de Rx du duplexeur (20) et l'amplificateur à faible bruit (LNA). Le circuit (30) de réglage de phase effectue un réglage de phase de telle façon que la phase ne soit dans aucune relation conjuguée entre un quadrant dans lequel il existe une impédance ZLNA (fn) vue du filtre (22) de Rx vis-à-vis de l'amplificateur à faible bruit (LNA) pour une fréquence particulière différente de la fréquence fondamentale d'un signal reçu et un quadrant dans lequel il existe une impédance ZRX (fn) vue de l'amplificateur à faible bruit (LNA) vis-à-vis du filtre (22) de Rx pour la fréquence particulière.
(JA)高周波フロントエンド回路(10)は、デュプレクサ(20)、位相調整回路(30)、およびローノイズアンプ(LNA)を備える。位相調整回路(30)は、デュプレクサ(20)のRxフィルタ(22)とローノイズアンプ(LNA)との間に接続されている。位相調整回路(30)は、受信信号の基本周波数と異なる特定の周波数におけるRxフィルタ(22)からローノイズアンプ(LNA)側を見たインピーダンスZLNA(fn)が存在する象限と、前記特定の周波数におけるローノイズアンプ(LNA)からRxフィルタ(22)側を見たインピーダンスZRX(fn)が存在する象限とが、位相が共役の関係にならないように位相調整する。
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Publication Language: Japanese (JA)
Filing Language: Japanese (JA)