Some content of this application is unavailable at the moment.
If this situation persist, please contact us atFeedback&Contact
1. (WO2015042956) A MERGING UNIT
Latest bibliographic data on file with the International Bureau   

Pub. No.: WO/2015/042956 International Application No.: PCT/CN2013/084723
Publication Date: 02.04.2015 International Filing Date: 30.09.2013
IPC:
H04L 7/00 (2006.01)
H ELECTRICITY
04
ELECTRIC COMMUNICATION TECHNIQUE
L
TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
7
Arrangements for synchronising receiver with transmitter
Applicants:
HU, Xi [CN/CN]; CN (US)
ZHUO, Yue [CN/CN]; CN (US)
SIEMENS AKTIENGESELLSCHAFT [DE/DE]; Wittelsbacherplatz 2 D-80333 Munich, DE (AllExceptUS)
Inventors:
HU, Xi; CN
ZHUO, Yue; CN
Agent:
KANGXIN PARTNERS, P. C.; Floor 16, Tower A, InDo Building, A48 Zhichun Road, Haidian District Beijing 100098, CN
Priority Data:
Title (EN) A MERGING UNIT
(FR) UNITÉ DE FUSION
Abstract:
(EN) The present invention is directed towards a merging unit comprising a first medium access controller(MAC), a second medium access controller, a physical layer transceiver (PHY) and an Ethernet port, wherein the first MAC is adapted to identify and forward packets for time synchronism, and the PHY is adapted to forward data received from the Ethernet port to the first MAC and the second MAC, and to transmit through the Ethernet port, packets from the first MAC and/or the second MAC. The packets from the first MAC have higher priority than the packets from the second MAC. The first MAC, and the PHY are implemented in a FPGA chip. In the merging unit, a single Ethernet fiber link may be shared for time synchronization and MU system configuration, testing and/or online diagnosis, while ±1 us time synchronization precision is guaranteed.
(FR) La présente invention concerne une unité de fusion comprenant un premier contrôleur d'accès au support (MAC), un second contrôleur d'accès au support, un émetteur-récepteur de couche physique (PHY) et un port Ethernet, le premier MAC étant conçu pour identifier et acheminer des paquets pour synchronisation temporelle, et le PHY étant conçu pour transférer des données reçues en provenance du port Ethernet au premier MAC et au second MAC, et pour transmettre par l'intermédiaire du port Ethernet des paquets en provenance du premier MAC et/ou du second MAC. Les paquets en provenance du premier MAC ont une priorité plus haute que les paquets en provenance du second MAC. Le premier MAC et le PHY sont implémentés dans une puce FPGA. Dans l'unité de fusion, une unique liaison fibre Ethernet peut être partagée pour la synchronisation temporelle et la configuration, le test et/ou le diagnostic en ligne de système MU, pendant qu'une précision de synchronisation temporelle de ±1 us est garantie.
front page image
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Office (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Publication Language: English (EN)
Filing Language: English (EN)