WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2015037267) MEMORY DEVICE, SERVER DEVICE, AND MEMORY CONTROL METHOD
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2015/037267    International Application No.:    PCT/JP2014/061093
Publication Date: 19.03.2015 International Filing Date: 18.04.2014
IPC:
G06F 12/16 (2006.01)
Applicants: KABUSHIKI KAISHA TOSHIBA [JP/JP]; 1-1, Shibaura 1-chome, Minato-ku, Tokyo 1058001 (JP)
Inventors: HANAFUSA Yuichiro; (JP)
Agent: SHIGA INTERNATIONAL PATENT OFFICE; 1-9-2, Marunouchi, Chiyoda-ku, Tokyo 1006620 (JP)
Priority Data:
2013-187345 10.09.2013 JP
Title (EN) MEMORY DEVICE, SERVER DEVICE, AND MEMORY CONTROL METHOD
(FR) DISPOSITIF DE MÉMOIRE, DISPOSITIF DE SERVEUR ET PROCÉDÉ DE COMMANDE DE MÉMOIRE
(JA) メモリ装置、サーバ装置、及びメモリ制御方法
Abstract: front page image
(EN)According to one embodiment of the present invention, this memory device has a plurality of memory units, an error correction processing unit, and a memory control unit. The plurality of memory units each have a plurality of semiconductor memories, and are capable of writing and reading in parallel. The error correction processing unit converts input content data into recording data including an error correction code, and furthermore performs a conversion involving error correction of the recording data read from the plurality of memory units, and decodes the content data. The memory control unit writes the recording data to any area among a plurality of areas that span the plurality of memory units, and if the number of the semiconductor memories in which an abnormality has been detected is equal to or less than a prescribed number when writing the recording data to the area, it is determined that the writing to said area has been completed normally.
(FR)Selon un mode de réalisation, la présente invention concerne un dispositif de mémoire qui possède une pluralité d'unités de mémoire, une unité de traitement de correction d'erreur et une unité de commande de mémoire. La pluralité d'unités de mémoire ont chacune une pluralité de mémoires à semi-conducteurs et sont capables d'écrire et de lire en parallèle. L'unité de traitement de correction d'erreur convertit des données de contenu d'entrée en données d'enregistrement comprenant un code de correction d'erreur, exécute en outre une conversion entraînant une correction d'erreur des données d'enregistrement lues dans la pluralité d'unités de mémoire et décode les données de contenu. L'unité de commande de mémoire écrit les données d'enregistrement dans une zone quelconque parmi une pluralité de zones qui s'étendent sur la pluralité d'unités de mémoire et, si le nombre des mémoires à semi-conducteurs dans lesquelles une anomalie a été détectée est égal ou inférieur à un nombre prescrit lors de l'écriture des données d'enregistrement dans la zone, il est déterminé que l'écriture dans ladite zone a été achevée normalement.
(JA) 実施形態のメモリ装置は、複数のメモリユニットと、誤り訂正処理部と、メモリ制御部とを持つ。複数のメモリユニットは、複数の半導体メモリをそれぞれが有し、並列に書き込み及び読み出しが可能である。誤り訂正処理部は、入力されたコンテンツデータを誤り訂正符号を含む記録用データに変換するとともに、複数のメモリユニットから読み出された記録用データに誤り訂正を含む変換を行って、コンテンツデータを復号する。メモリ制御部は、記録用データを複数のメモリユニットにまたがる複数のエリアのうちのいずれかのエリアに書き込むとともに、記録用データをエリアに書き込む際に、異常が検出された半導体メモリの数が所定の個数以下である場合に、当該エリアへの書き込みが正常に終了したと判定する。
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Publication Language: Japanese (JA)
Filing Language: Japanese (JA)