WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2015037171) SENSOR DEVICE, INPUT DEVICE, AND ELECTRONIC DEVICE
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2015/037171    International Application No.:    PCT/JP2014/003433
Publication Date: 19.03.2015 International Filing Date: 27.06.2014
IPC:
G06F 3/041 (2006.01), G06F 3/044 (2006.01)
Applicants: SONY CORPORATION [JP/JP]; 1-7-1 Konan, Minato-ku, Tokyo 1080075 (JP)
Inventors: SHINKAI, Shogo; (JP).
TSUKAMOTO, Kei; (JP).
HASEGAWA, Hayato; (JP).
KAWAGUCHI, Hiroto; (JP).
IIDA, Fumihiko; (JP).
KATSUHARA, Tomoko; (JP).
SUZUKI, Tomoaki; (JP).
TANAKA, Takayuki; (JP).
NISHIMURA, Taizo; (JP).
MIZUNO, Hiroshi; (JP).
ABE, Yasuyuki; (JP)
Agent: OMORI, Junichi; (JP)
Priority Data:
2013-187946 11.09.2013 JP
Title (EN) SENSOR DEVICE, INPUT DEVICE, AND ELECTRONIC DEVICE
(FR) DISPOSITIF DE CAPTEUR, DISPOSITIF D'ENTRÉE, ET DISPOSITIF ÉLECTRONIQUE
(JA) センサ装置、入力装置及び電子機器
Abstract: front page image
(EN)Provided are a sensor device, an input device, and an electronic device in which degradation of detection precision from effects of electromagnetic noise from external sources can be alleviated. A sensor device according to an embodiment of the present technology comprises an electrode substrate and shield layers. The electrode substrate further comprises a plurality of first electrode wires and a plurality of second electrode wires. A plurality of capacitance sensors which are respectively formed in a plurality of facing regions of the plurality of first electrode wires and the plurality of second electrode wires are arrayed in a matrix. The shield layers are disposed upon the electrode substrate, and further comprise conductive films which isolate at least portions of wiring regions of the plurality of second electrode wires which communicate among the plurality of facing regions.
(FR)La présente invention concerne un dispositif de capteur, un dispositif d'entrée, et un dispositif électronique dans lesquels une dégradation de la précision de détection à cause des effets d'un bruit électromagnétique provenant de sources externes peut être atténuée. Un dispositif de capteur selon un mode de réalisation de la présente technologie comprend un substrat d'électrode et des couches protectrices. Le substrat d'électrode comprend en outre une pluralité de premiers fils d'électrode et une pluralité de second fils d'électrode. Une pluralité de capteurs de capacité, qui sont formés respectivement dans une pluralité de régions se faisant face de la pluralité de premiers fils d'électrode et de la pluralité de seconds fils d'électrode, sont disposés en réseau dans une matrice. Les couches protectrices sont disposées sur le substrat d'électrode, et comprennent en outre des films conducteurs qui isolent au moins des parties de régions de câblage de la pluralité de seconds fils d'électrode qui communiquent parmi la pluralité de régions se faisant face.
(JA)外部からの電磁ノイズの影響による検出精度の低下を抑えることができるセンサ装置、入力装置及び電子機器を提供する。本技術の一実施形態に係るセンサ装置は、電極基板と、シールド層とを具備する。前記電極基板は、複数の第1の電極線と、複数の第2の電極線とを有し、前記複数の第1の電極線と前記複数の第2の電極線との複数の対向領域に各々形成される複数の容量センサがマトリクス状に配列される。前記シールド層は、前記電極基板に設けられ、前記複数の対向領域間を連絡する前記複数の第2の電極線の少なくとも一部の配線領域を遮蔽する導体膜を含む。
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Publication Language: Japanese (JA)
Filing Language: Japanese (JA)