WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2015034927) SYSTEM AND METHOD FOR AN ASYNCHRONOUS PROCESSOR WITH SCHEDULED TOKEN PASSING
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2015/034927    International Application No.:    PCT/US2014/053906
Publication Date: 12.03.2015 International Filing Date: 03.09.2014
IPC:
G06F 15/16 (2006.01)
Applicants: HUAWEI TECHNOLOGIES CO., LTD. [CN/CN]; Huawei Administration Building, Bantian, Longgang District, Guangdong Shenzhen, Guangdong 518129 (CN) (AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BE, BF, BG, BH, BJ, BN, BR, BW, BY, BZ, CA, CF, CG, CH, CI, CL, CM, CN, CO, CR, CU, CY, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, FR, GA, GB, GD, GE, GH, GM, GN, GQ, GR, GT, GW, HN, HR, HU, ID, IE, IL, IN, IR, IS, IT, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LV, LY, MA, MC, MD, ME, MG, MK, ML, MN, MR, MT, MW, MX, MY, MZ, NA, NE, NG, NI, NL, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SI, SK, SL, SM, SN, ST, SV, SY, SZ, TD, TG, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, UZ, VC, VN, ZA, ZM, ZW only).
FUTUREWEI TECHNOLOGIES, INC. [US/US]; 5340 Legacy Drive Suite 175 Plano, Texas 75024 (US) (US only)
Inventors: SHI, Wuxian; (CA).
GE, Yiqun; (CA).
ZHANG, Qifan; (CA).
HUANG, Tao; (CA).
TONG, Wen; (CA)
Agent: CARLSON, Brian A.; (US)
Priority Data:
61/874,832 06.09.2013 US
14/325,117 07.07.2014 US
Title (EN) SYSTEM AND METHOD FOR AN ASYNCHRONOUS PROCESSOR WITH SCHEDULED TOKEN PASSING
(FR) SYSTÈME ET PROCÉDÉ POUR UN PROCESSEUR ASYNCHRONE AVEC PASSAGE DE JETON PLANIFIÉ
Abstract: front page image
(EN)Embodiments are provided for adding a token jump logic to an asynchronous processor with token passing. The token jump logic allows token forward jumps and token backward jumps over a cascade of token processing logics in the processor. An embodiment method includes determining, using a token jump logic coupled to a cascade of token processing logics, whether to administer a token forward jump or a token backward jump of a token signal passing through the token processing logics. The token forward jump and token backward jump allow the token signal to skip one or more token processing logics in the cascade. The method further includes monitoring, for each of the token processing logics, a polarity status of a token sense logic, and inverting the polarity status according to the determination at the token jump logic.
(FR)Selon des modes de réalisation, la présente invention concerne l'ajout d'une logique de saut de jeton à un processeur asynchrone ayant un passage de jeton. La logique de saut de jeton permet des sauts de jeton avant et des sauts de jeton arrière au-dessus d'une cascade de logiques de traitement de jeton dans le processeur. Selon un mode de réalisation, un procédé consiste à définir, à l'aide d'une logique de saut de jeton couplée à une cascade de logiques de traitement de jeton, s'il est nécessaire administrer un saut de jeton avant ou un saut de jeton arrière d'un signal de jeton traversant les logiques de traitement de jeton. Le saut de jeton avant et le saut de jeton arrière permettent au signal de jeton de sauter une ou plusieurs logiques de traitement de jeton dans la cascade. Le procédé consiste en outre à surveiller, pour chacune des logiques de traitement de jeton, un état de polarité d'une logique de sens de jeton, et à inverser l'état de polarité selon la détermination au niveau de la logique de saut de jeton.
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)