WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2015032141) PIXEL CIRCUIT AND DISPLAY
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2015/032141    International Application No.:    PCT/CN2013/089018
Publication Date: 12.03.2015 International Filing Date: 10.12.2013
IPC:
G09G 3/32 (2006.01)
Applicants: BOE TECHNOLOGY GROUP CO., LTD. [CN/CN]; No. 10 Jiuxianqiao Rd., Chaoyang District Beijing 100015 (CN).
ORDOS YUANSHENG OPTOELECTRONICS CO., LTD. [CN/CN]; Ordos Equipment Manufacturing Base, Dongsheng District Ordos, Inner Mongolia 017020 (CN)
Inventors: CHEN, Junsheng; (CN)
Agent: LIU, SHEN & ASSOCIATES; 10th Floor, Building 1, 10 Caihefang Road, Haidian District Beijing 100080 (CN)
Priority Data:
201310404123.7 06.09.2013 CN
Title (EN) PIXEL CIRCUIT AND DISPLAY
(FR) CIRCUIT DE PIXELS ET AFFICHAGE
(ZH) 像素电路及显示器
Abstract: front page image
(EN)A pixel circuit and a display, which are used for reducing the size of a pixel circuit, and thus reducing the spacing between pixels, increasing the number of pixels in a unit area, and improving the picture display quality. The pixel circuit comprises a first pixel subcircuit and a second pixel subcircuit, and an initialization module (31) and a data voltage writing module (32) which are connected to the first pixel subcircuit and the second pixel subcircuit, wherein the initialization module (31) is connected to a reset signal end and a low potential end, and is used for initializing the first pixel subcircuit and the second pixel subcircuit which are under the control of a reset signal input by the reset signal end; and the data voltage writing module (32) is connected to a data voltage and a gate signal end, and is used for writing a first data voltage into the first pixel subcircuit and the second pixel subcircuit which are under the control of a signal input by the gate signal end, compensating for a drive module of the first pixel subcircuit, then writing a second data voltage into the second pixel subcircuit, and compensating for a drive module of the second pixel subcircuit.
(FR)L'invention concerne un circuit de pixels et un affichage utilisés pour réduire la taille d'un circuit de pixels et réduire ainsi l'espace entre des pixels, augmenter le nombre de pixels dans une aire unitaire et améliorer la qualité d'affichage d'image. Le circuit de pixels comprend un premier sous-circuit de pixels et un second sous-circuit de pixels, et un module d'initialisation module (31) et un module d'écriture de tension de données (32) qui sont connectés au premier sous-circuit de pixels et au second sous-circuit de pixels. Le module d'initialisation (31) est connecté à un côté signal de réinitialisation et un côté de faible potentiel. Il est utilisé pour initialiser le premier sous-circuit de pixels et le second sous-circuit de pixels qui sont commandés par un signal de réinitialisation entré par le côté signal de réinitialisation. Le module d'écriture de tension de données (32) est connecté à une tension de données et un côté signal de grille. Il est utilisé pour écrire une première tension de données dans le premier sous-circuit de pixels et le second sous-circuit de pixels qui sont commandés par un signal entré par le côté signal de grille, compenser un module de commande du premier sous-circuit de pixels, écrire ensuite une seconde tension de données dans le second sous-circuit de pixels, et compenser un module de commande du second sous-circuit de pixels.
(ZH)一种像素电路及显示器,用以减小像素电路尺寸,进而减小像素间距,提高单位面积内所拥有的像素数目,提升画面显示品质。所述像素电路包括:第一像素子电路和第二像素子电路,以及与第一像素子电路和第二像素子电路连接的初始化模块(31)和数据电压写入模块(32);初始化模块(31)连接复位信号端和低电位端,用于在复位信号端输入的复位信号控制下对第一像素子电路和第二像素子电路进行初始化;数据电压写入模块(32)连接数据电压和门信号端,用于在门信号端输入的信号控制下先对第一像素子电路和第二像素子电路写入第一数据电压,并对第一像素子电路的驱动模块进行补偿,然后对第二像素子电路写入第二数据电压,并对第二像素子电路的驱动模块进行补偿。
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Publication Language: Chinese (ZH)
Filing Language: Chinese (ZH)