WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2014204437) TRACKING CORE-LEVEL INSTRUCTION SET CAPABILITIES IN A CHIP MULTIPROCESSOR
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2014/204437    International Application No.:    PCT/US2013/046209
Publication Date: 24.12.2014 International Filing Date: 18.06.2013
IPC:
G06F 9/46 (2006.01)
Applicants: EMPIRE TECHNOLOGY DEVELOPMENT LLC [US/US]; 2711 Centerville Road, Suite 400 Wilmington, Delaware 19808 (US)
Inventors: KRUGLICK, Ezekiel; (US)
Agent: SU, Gene; Ren-Sheng International 7F, No. 57, Sec. 2, Dun Hua S. Road Taipei, 106 (TW)
Priority Data:
Title (EN) TRACKING CORE-LEVEL INSTRUCTION SET CAPABILITIES IN A CHIP MULTIPROCESSOR
(FR) SUIVI DE CAPACITÉS DE JEUX D'INSTRUCTIONS AU NIVEAU DES CŒURS DANS UN MULTIPROCESSEUR SUR PUCE
Abstract: front page image
(EN)Techniques described herein generally relate to a task management system for a chip multiprocessor having multiple processor cores. The task management system tracks the changing instruction set capabilities of each processor core and selects processor cores for use based on the tracked capabilities. In this way, a processor core with one or more failed processing elements can still be used effectively, since the processor core may be selected to process instruction sets that do not use the failed processing elements.
(FR)Les techniques décrites ici concernent de façon générale un système de gestion de tâches destiné à un multiprocesseur sur puce contenant de multiples cœurs de processeur. Le système de gestion de tâches suit les capacités de jeux d'instructions variables de chaque cœur de processeur et sélectionne les cœurs de processeur en vue d'une utilisation sur la base des capacités suivies. De cette manière, un cœur de processeur comportant un ou plusieurs éléments de traitement défectueux peut malgré tout être utilisé efficacement, puisque le cœur de processeur peut être sélectionné afin de traiter des jeux d'instructions qui n'utilisent pas les éléments de traitement défectueux.
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)