WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2014182754) CUSTOMIZABLE IMAGE ACQUISITION SENSOR AND PROCESSING SYSTEM
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2014/182754    International Application No.:    PCT/US2014/037045
Publication Date: 13.11.2014 International Filing Date: 07.05.2014
IPC:
G06T 1/20 (2006.01)
Applicants: BAE SYSTEMS IMAGING SOLUTIONS, INC. [US/US]; PO Box 868, NHQ1-719 Nashua, NH 03061-0868 (US)
Inventors: FOWLER, Boyd; (US).
LIU, Xinqiao; (US)
Agent: LONG, Daniel J.; BAE Systems PO Box 868, NHQ1-719 Nashua, NH 03061-0868 (US)
Priority Data:
13/892,178 10.05.2013 US
Title (EN) CUSTOMIZABLE IMAGE ACQUISITION SENSOR AND PROCESSING SYSTEM
(FR) CAPTEUR D'ACQUISITION D'IMAGE PERSONNALISABLE ET SYSTEME DE TRAITEMENT
Abstract: front page image
(EN)An image sensor that includes a first imaging array and a FPGA processor that processes images captured by the imaging array to provide information about the scene projected on the first imaging array is disclosed. The FPGA processor is connected to the first imaging array and includes an interface for receiving images from the first imaging array and an interface to an image storage memory that stores a plurality of images. The FPGA implements a plurality of image processing functions in the gates of the FPGA. The image processing functions processing one of the images stored in the image storage memory to extract a quantity related to the one of the images. The FPGA also includes an I/O interface used by the FPGA to output the quantity to a device external to the image sensor.
(FR)La présente invention porte sur un capteur d'image qui comprend une première matrice d'imagerie et un processeur FPGA qui traite des images capturées par la matrice d'imagerie afin de fournir des informations concernant la scène projetée sur la première matrice d'imagerie. Le processeur FPGA est connecté à la première matrice d'imagerie et comprend une interface pour recevoir des images en provenance de la première matrice d'imagerie et une interface vers une mémoire de stockage d'images qui stocke une pluralité d'images. Le FPGA met en oeuvre une pluralité de fonctions de traitement d'image dans les portes du FPGA. Les fonctions de traitement d'image traitent une des images stockées dans la mémoire de stockage d'images afin d'extraire une grandeur relative à l'image en question. Le FPGA comprend également une interface d'entrée/sortie (I/O) utilisée par le FPGA pour délivrer la grandeur à un dispositif externe au capteur d'image.
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)