WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2013158128) HIGH SIDE CURRENT SENSE AMPLIFIER
Latest bibliographic data on file with the International Bureau   

Pub. No.: WO/2013/158128 International Application No.: PCT/US2012/037120
Publication Date: 24.10.2013 International Filing Date: 09.05.2012
IPC:
H03F 3/393 (2006.01) ,H03F 3/45 (2006.01) ,H03F 1/26 (2006.01) ,G01R 19/00 (2006.01)
Applicants: LIU, Hengsheng[CN/US]; US (UsOnly)
PORTER, Edson Wayne[US/US]; US (UsOnly)
MANLOVE, Gregory Jon[US/US]; US (UsOnly)
LINEAR TECHNOLOGY CORPORATION[US/US]; 1630 McCarthy Blvd. Milpitas, California 95035-7417, US (AllExceptUS)
Inventors: LIU, Hengsheng; US
PORTER, Edson Wayne; US
MANLOVE, Gregory Jon; US
Agent: OGONOWSKY, Brian D.; Patent Law Group LLP 465 Fairchild Drive, Suite 125 Mountain View, CA 94043, US
Priority Data:
13/448,16116.04.2012US
Title (EN) HIGH SIDE CURRENT SENSE AMPLIFIER
(FR) AMPLIFICATEUR DE DÉTECTION DE COURANT CÔTÉ HAUTE TENSION
Abstract: front page image
(EN) A single stage current sense amplifier (10) is described that generates a differential output that is proportional to a current through a sense resistor (RS). The voltage across the sense resistor (RS) is Vsense. The current sense amplifier (10) includes a differential transconductance amplifier having high impedance input terminals. An on-chip RC filter filters transients in the Vsense signal. A feedback circuit for each leg of the amplifier causes a pair of input transistors(M1, M2) to conduct a fixed constant current irrespective of Vsense, which stabilizes the transconductance. A gain control resistor (Re) is coupled across terminals of the pair of input transistors (M1( M2) and has Vsense across it. A level shifting circuit (M3, M4) coupled to each of the input transistors (M1, M2) lowers a common mode voltage at an output of the amplifier. Chopper circuits at the input and output cancel any offset voltages.
(FR) La présente invention concerne un amplificateur de détection de courant à étage unique (10) qui génère une sortie différentielle qui est proportionnelle à un courant à travers une résistance de détection (Rs). La tension sur la résistance de détection (Rs) est Vsense. L'amplificateur de détection de courant (10) comprend un amplificateur de transconductance différentielle possédant des bornes d'entrée à impédance élevée. Un filtre RC sur puce filtre des transitoires dans le signal Vsense. Un circuit de rétroaction pour chaque jambe de l'amplificateur amène une paire de transistors d'entrée (M1, M2) à conduire un courant constant fixe quel que soit Vsense, ce qui stabilise la transconductance. Une résistance à commande de gain (Re) est couplée sur les bornes de la paire de transistors d'entrée (M1, M2) et est traversée par Vsense. Un circuit de décalage de niveau (M3, M4) couplé à chacun des transistors d'entrée (M1, M2) diminue une tension en mode commun au niveau d'une sortie de l'amplificateur. Des circuits de hachage sur l'entrée et la sortie annulent toutes les tensions de décalage.
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Office (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG)
Publication Language: English (EN)
Filing Language: English (EN)