WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2013145748) AMPLIFIER AND AMPLIFICATION METHOD
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2013/145748    International Application No.:    PCT/JP2013/002112
Publication Date: 03.10.2013 International Filing Date: 28.03.2013
IPC:
H03F 1/32 (2006.01), H03F 3/24 (2006.01), H04B 1/04 (2006.01)
Applicants: NEC CORPORATION [JP/JP]; 7-1,Shiba 5-chome, Minato-ku, Tokyo 1088001 (JP) (AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BE, BF, BG, BH, BJ, BN, BR, BW, BY, BZ, CA, CF, CG, CH, CI, CL, CM, CN, CO, CR, CU, CY, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, FR, GA, GB, GD, GE, GH, GM, GN, GQ, GR, GT, GW, HN, HR, HU, ID, IE, IL, IN, IS, IT, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LV, LY, MA, MC, MD, ME, MG, MK, ML, MN, MR, MT, MW, MX, MY, MZ, NA, NE, NG, NI, NL, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SC, SD, SE, SG, SI, SK, SL, SM, SN, ST, SV, SY, SZ, TD, TG, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, UZ, VC, VN, ZA, ZM, ZW only).
TANIO, Masaaki [JP/JP]; (JP) (US only)
Inventors: TANIO, Masaaki; (JP)
Agent: SHIMOSAKA, Naoki; c/o NEC CORPORATION, 7-1,Shiba 5-chome, Minato-ku, Tokyo 1088001 (JP)
Priority Data:
2012-081595 30.03.2012 JP
Title (EN) AMPLIFIER AND AMPLIFICATION METHOD
(FR) AMPLIFICATEUR ET PROCÉDÉ D'AMPLIFICATION
(JA) 増幅器および増幅方法
Abstract: front page image
(EN)[Problem] To provide an amplifier and an amplification method in which degradation in the quality of the output signal is reduced. [Solution] This amplifier is characterized in having: an amplification unit; a power supply modulator for determining the modulation voltage applied to the amplification unit according to an input signal inputted into the amplification unit; a first predistorter for modeling the characteristics of the amplification unit and performing distortion compensation with respect to the amplification unit; a first controller for controlling the parameters of the first predistorter on the basis of an input signal inputted into the first predistorter and an output signal from the amplification unit; a second predistorter for modulating an input signal inputted into the power supply modulator; and a second controller for controlling the second predistorter on the basis of the input signal inputted into the power supply modulator and a signal from which the RF component of the drain voltage of an FET of the amplification unit has been removed; the amplifier performing a correction such that the signal from which the RF component of the drain voltage of the FET has been removed is linear.
(FR)Le problème décrit par l'invention est de pourvoir à un amplificateur et un procédé d'amplification dans lesquels une dégradation de la qualité du signal de sortie est réduite. La solution de l'invention porte sur un amplificateur qui est caractérisé en ce qu'il comprend : une unité d'amplification ; un modulateur d'alimentation électrique pour déterminer la tension de modulation appliquée à l'unité d'amplification en fonction d'un signal d'entrée appliqué à l'unité d'amplification ; un premier dispositif de prédistorsion pour modéliser les caractéristiques de l'unité d'amplification et effectuer une compensation de distorsion relativement à l'unité d'amplification ; un premier dispositif de commande pour commander les paramètres du premier dispositif de prédistorsion sur la base d'un signal d'entrée appliqué au premier dispositif de prédistorsion et d'un signal de sortie de l'unité d'amplification ; un second dispositif de prédistorsion pour moduler un signal d'entrée appliqué au modulateur d'alimentation électrique ; et un second dispositif de commande pour commander le second dispositif de prédistorsion sur la base du signal d'entrée appliqué au modulateur d'alimentation électrique et d'un signal duquel la composante RF de la tension de drain d'un transistor à effet de champ (TEC) de l'unité d'amplification a été éliminée ; l'amplificateur effectuant une correction telle que le signal duquel la composante RF de la tension de drain du TEC a été éliminée est linéaire.
(JA)[課題]出力信号の品質劣化を低減する増幅器および増幅方法を提供すること。 [解決手段]本発明に係る増幅器は、増幅部と、増幅部の入力信号に応じて増幅部に印加する変調電圧を決定する電源変調部と、増幅部の特性をモデル化して増幅部の歪み補償を行う第一のプリディストータと、第一のプリディストータの入力信号と増幅部の出力信号に基づいて第一のプリディストータのパラメータを制御する第一の制御部と、電源変調部の入力信号を変調する第二のプリディストータと、増幅部のFETのドレイン電圧のRF成分を除いた信号と電源変調部の入力信号に基づいて第二のプリディストータを制御する第2の制御部を有し、FETのドレイン電圧のRF成分を除いた信号が線形になるような補正をすることを特徴とする。
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: Japanese (JA)
Filing Language: Japanese (JA)