Some content of this application is unavailable at the moment.
If this situation persist, please contact us atFeedback&Contact
1. (WO2013123808) DRIVE CIRCUIT, SHIFT REGISTER, GATE DRIVER ON ARRAY AND DISPLAY DEVICE
Latest bibliographic data on file with the International Bureau   

Pub. No.: WO/2013/123808 International Application No.: PCT/CN2012/087093
Publication Date: 29.08.2013 International Filing Date: 21.12.2012
IPC:
G09G 3/36 (2006.01)
G PHYSICS
09
EDUCATING; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
G
ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
3
Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
20
for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix
34
by control of light from an independent source
36
using liquid crystals
Applicants:
北京京东方光电科技有限公司 BEIJING BOE OPTOELECTRONICS TECHNOLOGY CO., LTD. [CN/CN]; 中国北京市 经济技术开发区西环中路8号 No.8 Xihuanzhonglu, BDA Beijing 100176, CN
Inventors:
崔文海 CUI, Wenhai; CN
Agent:
北京市柳沈律师事务所 LIU, SHEN & ASSOCIATES; 中国北京市 朝阳区北辰东路8号汇宾大厦A0601 A0601, Huibin Building, No.8 Beichen Dong Street Chaoyang District Beijing 100101, CN
Priority Data:
201210041352.221.02.2012CN
Title (EN) DRIVE CIRCUIT, SHIFT REGISTER, GATE DRIVER ON ARRAY AND DISPLAY DEVICE
(FR) CIRCUIT D'ATTAQUE, REGISTRE DE DÉCALAGE, CIRCUIT D'ATTAQUE DE GRILLE SUR RÉSEAU ET DISPOSITIF D'AFFICHAGE
(ZH) 驱动电路、移位寄存器、阵列基板栅极驱动器及显示装置
Abstract:
(EN) A drive circuit, shift register, gate driver on array (GoA) and display device, the drive circuit comprising a capacitor (21), a first pull-up unit (22), a first pull-down unit (23), a first pull-down control unit (31), a second pull-down unit (24) and a second pull-down control unit (32); the capacitor is charged under the control of a trigger signal so as to provide a first drive control voltage (Pu); the first pull-up unit controls the output of a first clock signal (CLK) under the control of the first drive control voltage (Pu); the first pull-down unit periodically discharges the capacitor (21); under the control of the trigger signal, the first clock signal (CLK) and a second clock signal (CLKB), the first pull-down control unit controls the first pull-down control unit (23) to periodically discharge the capacitor (21); the second pull-down unit periodically discharges the output terminal of the first pull-up unit (22); and under the control of the first clock signal (CLK) and the second clock signal (CLKB), the second pull-down control unit (32) controls the second pull-down unit (24) to discharge the output terminal of the first pull-up unit (22).
(FR) La présente invention concerne un circuit d'attaque, un registre de décalage, un circuit d'attaque de grille sur réseau (GoA) et un dispositif d'affichage. Le circuit d'attaque comprend un condensateur (21), une première unité de traction (22), une première unité d'extraction (23), une première unité de commande d'extraction (31), une seconde unité d'extraction (24) et une seconde unité de commande d'extraction (32). Le condensateur est chargé sous le contrôle d'un signal de déclenchement, de manière à fournir une première tension de commande d'attaque (Pu). La première unité de traction commande la sortie d'un premier signal d'horloge (CLK) sous le contrôle de la première tension de commande d'attaque (Pu). La première unité d'extraction décharge périodiquement le condensateur (21). Sous le contrôle du signal de déclenchement, du premier signal d'horloge (CLK) et d'un second signal d'horloge (CLKB), la première unité de commande d'extraction commande la première unité de commande d'extraction (23) afin de décharger périodiquement le condensateur (21). La seconde unité d'extraction décharge périodiquement le terminal de sortie de la première unité de traction (22). Enfin, sous le contrôle du premier signal d'horloge (CLK) et du second signal d'horloge (CLKB), la seconde unité de commande d'extraction (32) commande la seconde unité d'extraction (24) afin de décharger le terminal de sortie de la première unité de traction (22).
(ZH) 一种驱动电路、移位寄存器、阵列基板栅极驱动电路及显示装置。所述驱动电路包括:电容(21),在触发信号的控制下进行充电以提供第一驱动控制电压(Pu);第一上拉单元(22),在第一驱动控制电压(Pu)的控制下控制第一时钟信号(CLK)输出;第一下拉单元(23),周期性的对电容(21)进行放电;第一下拉控制单元(31),在触发信号、第一时钟信号(CLK)和第二时钟信号(CLKB)的控制下控制第一下拉单元(23)对电容(21)进行周期性放电;第二下拉单元(24),周期性的对第一上拉单元(22)的输出端进行放电;第二下拉控制单元(32),在第一时钟信号(CLK)和第二时钟信号(CLKB)的控制下控制第二下拉单元(32)对第一上拉单元(22)的输出端进行放电。
front page image
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Office (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG)
Publication Language: Chinese (ZH)
Filing Language: Chinese (ZH)