WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2013121085) METHOD, APPARATUS, AND COMPUTER PROGRAM PRODUCT FOR INTER-CORE COMMUNICATION IN MULTI-CORE PROCESSORS
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2013/121085    International Application No.:    PCT/FI2013/050088
Publication Date: 22.08.2013 International Filing Date: 28.01.2013
IPC:
G06F 12/08 (2006.01), G06F 13/362 (2006.01), G06F 9/38 (2006.01)
Applicants: NOKIA CORPORATION [FI/FI]; Karakaari 7 FI-02610 Espoo (FI)
Inventors: ZETTERMAN, Tommi Juhani; (FI).
RAISKILA, Kalle August; (FI).
HIRVOLA, Harri; (FI)
Agent: NOKIA CORPORATION; IPR Department Jussi Jaatinen Karakaari 7 FI-02610 Espoo (FI)
Priority Data:
13/399,048 17.02.2012 US
Title (EN) METHOD, APPARATUS, AND COMPUTER PROGRAM PRODUCT FOR INTER-CORE COMMUNICATION IN MULTI-CORE PROCESSORS
(FR) PROCÉDÉ, APPAREIL ET PRODUIT PROGRAMME D'ORDINATEUR POUR COMMUNICATION INTER-CŒUR DANS DES PROCESSEURS MULTI-CŒUR
Abstract: front page image
(EN)Method, apparatus, and computer program product embodiments of the invention are disclosed for efficient communication between processor units in a multi-core processor integrated circuit architecture. In example embodiments of the invention, a method comprises: storing with a shared inter-core communication unit in a multi-core processor, first data produced by a producer processor core, in a first token memory located at a first memory address of a memory address space; and connecting with the shared inter-core communication unit, the first token memory to a consumer processor core of the multi-core processor, to load the first data from the first token memory into the consumer processor core, in response to a first-type command from the producer processor core.
(FR)Des modes de réalisation de l'invention portent sur un procédé, un appareil et un produit programme d'ordinateur pour communication efficace entre des unités de processeur dans une architecture de circuit intégré à processeur multi-cœur. Dans des exemples de modes de réalisation de l'invention, un procédé consiste à : stocker, au moyen d'une unité de communication inter-cœur partagée dans un processeur multi-cœur, des premières données produites par un cœur de processeur producteur, dans une première mémoire de jeton se trouvant à une première adresse mémoire d'un espace d'adresse mémoire; et connecter, au moyen de l'unité de communication inter-cœur partagée, la première mémoire de jeton à un cœur de processeur consommateur du processeur multi-cœur, afin de charger les premières données provenant de la première mémoire de jeton dans le cœur de processeur consommateur, en réponse à une instruction d'un premier type en provenance du cœur de processeur producteur.
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)