WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2013119968) CLOCK DISTRIBUTION SYSTEM AND METHOD FOR A MULTI-BIT LATCH
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2013/119968    International Application No.:    PCT/US2013/025368
Publication Date: 15.08.2013 International Filing Date: 08.02.2013
IPC:
H03K 5/13 (2006.01)
Applicants: ANALOG DEVICES, INC. [US/US]; One Technology Way Norwood, MA 02062 (US)
Inventors: CHAE, Hyungil; (US)
Agent: HAILS, Robert, L.; Kenyon & Kenyon LLP 1500 K Street, NW Washington, DC 20005 (US)
Priority Data:
13/369,698 09.02.2012 US
Title (EN) CLOCK DISTRIBUTION SYSTEM AND METHOD FOR A MULTI-BIT LATCH
(FR) SYSTÈME DE DISTRIBUTION D'HORLOGE ET PROCÉDÉ DE VERROUILLAGE À BITS MULTIPLES
Abstract: front page image
(EN)A clock distribution system for a multi-bit latch. The clock distribution system may include a plurality of branches, each connected to a common clock input. Each branch may be driven by an input clock buffer. Each branch may be connected to clock inputs of a predetermined number of latch stages within the multi-bit latch. A predetermined number of clock branches may include a clock output buffer. The number of clock output buffers may be less than the total number of latch stages. In this manner the clock distribution system may reduce the feed through capacitance of the latch stages, which may mitigate the latch transition skew for each latch stage.
(FR)La présente invention concerne un système de distribution d'horloge pour un verrouillage à bits multiples. Le système de distribution d'horloge peut comprendre une pluralité de branchements, reliés chacun à une entrée d'horloge commun. Chaque branchement peut être commandé par un tampon d'horloge d'entrée. Chaque branchement peut être connecté aux entrées d'horloge d'un nombre prédéterminé d'étapes de verrouillage dans le verrouillage à bits multiples. Un nombre prédéterminé de branchements d'horloge peut comprendre un tampon de sortie d'horloge. Le nombre de tampons de sortie d'horloge peut être inférieur au nombre total d'étapes de verrouillage. Ainsi, le système de distribution d'horloge peut réduire l'alimentation à travers un condensateur des étapes de verrouillage, qui peut atténuer l'effet d'obliquité de transition de verrouillage pour chaque étape de verrouillage.
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)