WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2013117143) CLOCK SYNCHRONIZATION METHOD AND DEVICE
Latest bibliographic data on file with the International Bureau   

Pub. No.: WO/2013/117143 International Application No.: PCT/CN2013/071244
Publication Date: 15.08.2013 International Filing Date: 01.02.2013
IPC:
H04J 3/06 (2006.01) ,H04L 7/033 (2006.01)
Applicants: ZTE CORPORATION[CN/CN]; ZTE Plaza, Keji Road South, Hi-Tech Industrial Park, Nanshan Shenzhen, Guangdong 518057, CN
Inventors: ZHANG, Junhui; CN
WANG, Delong; CN
Agent: AFD CHINA INTELLECTUAL PROPERTY LAW OFFICE; Suite B 1601A, 8 Xue Qing Rd., Haidian, Beijing 100192, CN
Priority Data:
201210028240.309.02.2012CN
Title (EN) CLOCK SYNCHRONIZATION METHOD AND DEVICE
(FR) PROCÉDÉ ET DISPOSITIF DE SYNCHRONISATION D'HORLOGE
(ZH) 一种时钟同步方法和装置
Abstract: front page image
(EN) A clock synchronization method comprises: a synchronization device selecting a clock source, inspecting the current status of a phase-locked loop, and determining a clock quality level to be sent to a downstream device according to the selected clock source and the current status of the phase-locked loop. A clock synchronization device comprises an optimum clock source selecting module which is set for selecting a clock source; a phase-locked loop status detecting module which is set for inspecting the current status of the phase-locked loop after the optimum clock source selecting module selects the clock source; and a clock output module which is set for determining a clock quality level to be sent to a downstream device according to the clock source selected by the optimum clock source selecting module and the current status of the phase-locked loop. The solution ensures the consistency of a clock protocol layer and a clock physical layer, avoids frequency and phase fluctuations caused by the incorrect or premature routing of a downstream device of a clock synchronization network, and increases the clock synchronization reliability and stability.
(FR) La présente invention concerne un procédé de synchronisation d'horloge comprenant les étapes suivantes : la sélection par le dispositif de synchronisation d'une source d'horloge, l'inspection du statut courant d'une boucle à verrouillage de phase, et la détermination d'un niveau de qualité d'horloge à transmettre vers un dispositif en aval selon la source d'horloge sélectionnée et le statut courant de la boucle à verrouillage de phase. Un dispositif de synchronisation d'horloge comporte un module de sélection de source d'horloge optimale qui est agencé pour sélectionner une source d'horloge ; un module de détection de statut de boucle à verrouillage de phase qui est agencé pour l'inspection du statut courant de la boucle à verrouillage de phase après la sélection de source optimale par le module de sélection de la source d'horloge; et un module de sortie d'horloge qui est agencé pour la détermination du niveau de qualité d'horloge à transmettre vers un dispositif en aval selon la source d'horloge sélectionnée par le module de sélection de source d'horloge optimale et le statut courant de la boucle à verrouillage de phase. Cette solution assure la cohérence d'une couche de protocole d'horloge et d'une couche physique d'horloge, évite des fluctuations de fréquence et de phase entraînées par le routage inapproprié ou prématuré d'un dispositif en aval d'un réseau de synchronisation d'horloge, et accroît la fiabilité et la stabilité de synchronisation d'horloge.
(ZH) 一种时钟同步方法,包括:同步设备选择时钟源,检查锁相环当前状态,根据所选的时钟源和所述锁相环当前状态决定发送给下游设备的时钟质量等级。一种时钟同步装置,包括:最佳时钟源选择模块,设置为:选择时钟源;锁相环状态检测模块,设置为:在所述最佳时钟源选择模块选择时钟源后,检查锁相环当前状态;时钟输出模块,设置为:根据所述最佳时钟源选择模块所选的时钟源和根据所述锁相环当前状态决定发送给下游设备的时钟质量等级。上述方案保证了时钟协议层和时钟物理层的一致性,避免了时钟同步网络下游设备错误或者过早选路造成频率和相位波动,提高了时钟同步的可靠性和稳定性。
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Office (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG)
Publication Language: Chinese (ZH)
Filing Language: Chinese (ZH)