WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2013117109) ARRAY SUBSTRATE, DUAL FIELD OF VIEW DISPLAY DEVICE, AND MANUFACTURING METHOD THEREFOR
Latest bibliographic data on file with the International Bureau   

Pub. No.: WO/2013/117109 International Application No.: PCT/CN2012/087238
Publication Date: 15.08.2013 International Filing Date: 23.12.2012
IPC:
G02F 1/1368 (2006.01) ,G02F 1/1362 (2006.01)
Applicants: BOE TECHNOLOGY GROUP CO., LTD.[CN/CN]; No. 10 Jiuxianqiao Rd., Chaoyang District Beijing 100015, CN
Inventors: WU, Yanbing; CN
Agent: LIU, SHEN & ASSOCIATES; A0601, Huibin Building, No.8 Beichen Dong Street Chaoyang District Beijing 100101, CN
Priority Data:
201210029090.809.02.2012CN
201210063694.412.03.2012CN
Title (EN) ARRAY SUBSTRATE, DUAL FIELD OF VIEW DISPLAY DEVICE, AND MANUFACTURING METHOD THEREFOR
(FR) SUBSTRAT DE MATRICE, DISPOSITIF D'AFFICHAGE À DOUBLE CHAMP DE VISION, ET PROCÉDÉ DE FABRICATION ASSOCIÉ
(ZH) 阵列基板和双视场显示装置及其制造方法
Abstract: front page image
(EN) An array substrate (32), a dual field of view display device, and a manufacturing method therefor. The array substrate (32) comprises multiple pixel units (43) drawn out by transversely and longitudinally intersecting gate lines (41) and data lines (42). Each pixel unit (43) comprises a pixel electrode (431) and a TFT circuit (432). The pixel electrode (431) of each pixel unit (43) comprises at least two first pixel electrodes (4311) and at least two second pixel electrodes (4312) spaced apart from each other. The TFT circuit (432) of each pixel unit (43) comprises a first child TFT circuit (4321) connected to the first pixel electrodes (4311) and a second child TFT circuit (4322) connected to the second pixel electrodes (4312). The array substrate (32) allows for manufacturing of a dual view baffle (31) within the display device, thus reducing manufacturing costs.
(FR) La présente invention se rapporte à un substrat de matrice (32), à un dispositif d'affichage à double champ de vision et à un procédé de fabrication associé. Le substrat de matrice (32) comprend une pluralité d'unités de pixels (43) qui est dessinée par des lignes de grille (41) et des lignes de données (42) qui se coupent dans le sens transversal et dans le sens longitudinal. Chaque unité de pixels (43) comprend une électrode de pixels (431) et un circuit TFT (432). L'électrode de pixels (431) de chaque unité de pixels (43) comprend au moins deux premières électrodes de pixels (4311) et au moins deux secondes électrodes de pixels (4312) qui sont espacées les unes par rapport aux autres. Le circuit TFT (432) de chaque unité de pixels (43) comprend un premier circuit TFT enfant (4321) qui est raccordé aux premières électrodes de pixels (4311) et un second circuit TFT enfant (4322) qui est raccordé aux secondes électrodes de pixels (4312). Le substrat de matrice (32) permet de fabriquer un écran de haut-parleur à double champ de vision (31) à l'intérieur du dispositif d'affichage et de réduire ainsi les coûts de fabrication.
(ZH) 一种阵列基板(32)和双视场显示装置及其制造方法,该阵列基板(32)包括由横纵交叉的栅线(41)和数据线(42)划分出的多个像素单元(43),每个像素单元(43)包括像素电极(431)和TFT电路(432),其中,每个像素单元(43)的像素电极(431)包括相互间隔的至少两个第一像素电极(4311)和至少两个第二像素电极(4312);每个像素单元(43)的TFT电路(432)包括与所述第一像素电极(4311)连接的第一子TFT电路(4321)和与所述第二像素电极(4312)连接的第二子TFT电路(4322)。上述阵列基板(32)可以将双视挡板(31)制作在显示装置内,可降低生产成本。
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Office (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG)
Publication Language: Chinese (ZH)
Filing Language: Chinese (ZH)