WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2013112692) BUFFER MANAGEMENT FOR GRAPHICS PARALLEL PROCESSING UNIT
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2013/112692    International Application No.:    PCT/US2013/022900
Publication Date: 01.08.2013 International Filing Date: 24.01.2013
Chapter 2 Demand Filed:    27.11.2013    
IPC:
G09G 5/36 (2006.01), G06F 9/52 (2006.01), G06F 9/50 (2006.01), G06G 5/00 (2006.01)
Applicants: QUALCOMM INCORPORATED [US/US]; ATTN: International IP Administration 5775 Morehouse Drive San Diego, California 92121-1714 (US)
Inventors: BOURD, Alexei V.; (US).
GOEL, Vineet; (US)
Agent: NAYATE, Ambar P.; Shumaker & Sieffert, P.A. 1625 Radio Drive Suite 300 Woodbury, Minnesota 55125 (US)
Priority Data:
61/591,733 27.01.2012 US
13/747,947 23.01.2013 US
Title (EN) BUFFER MANAGEMENT FOR GRAPHICS PARALLEL PROCESSING UNIT
(FR) GESTION DE MÉMOIRE POUR UNE UNITÉ DE TRAITEMENT EN PARALLÈLE DE DONNÉES GRAPHIQUES
Abstract: front page image
(EN)The techniques are generally related to a method of executing graphics data processing operations in parallel and also in a pipeline fashion. A first thread is executed on a first unit (28A) of e.g. a shader processor of a GPU (26) and a second thread is executed in parallel on a second unit (28N). The data produced by the execution of the first thread is then consumed by the second unit executing the second thread. A management unit (18) within an IC (16) that includes the GPU receives a request from the first unit to store the data produced thereby into a buffer (22A-22N) in a global memory external to the IC, the buffer comprising a FIFO buffer, an example thereof being a ring buffer, and determines a location where the data produced by the execution of the first thread is to be stored. Upon receiving a request from the second unit to retrieve said data produced by execution of the first thread, the management unit determines whether the data of the first thread is available for retrieval for consumption by the second thread.
(FR)Les techniques sont généralement associées à un procédé d'exécution en parallèle d'opérations de traitement de données graphiques et également en mode pipeline. Un premier programme en chapelet est exécuté sur une première unité (28A) de par exemple un processeur de nuanceur d'une unité de traitement graphique (GPU) (26) et un deuxième programme en chapelet est exécuté en parallèle sur une deuxième unité(28N). Les données produites par l'exécution du premier programme en chapelet sont alors consommée par la deuxième unité exécutant le deuxième programme en chapelet. Une unité de gestion (18) à l'intérieur d'un circuit intégré (16) qui comprend l'unité de traitement graphique (GPU) reçoit une demande de la première unité pour mettre en mémoire les données ainsi produites dans un tampon (22A-22N) dans une mémoire globale à l'extérieur du circuit intégré, le tampon comprenant un tampon premier entré premier sorti (FIFO), un exemple de celui-ci étant un tampon en anneau, et détermine un emplacement dans lequel les données produites par l'exécution du premier programme en chapelet doivent être mises en mémoire. À la réception d'une demande de la deuxième unité pour extraire lesdites données produites par l'exécution du premier programme en chapelet, l'unité de gestion détermine si les données du premier programme en chapelet sont disponibles pour extraction pour consommation par le deuxième programme en chapelet.
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)