WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2013111473) ANALOG-DIGITAL CONVERTER AND SOLID-STATE IMAGE CAPTURE DEVICE
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2013/111473    International Application No.:    PCT/JP2012/082480
Publication Date: 01.08.2013 International Filing Date: 14.12.2012
IPC:
H03M 1/56 (2006.01), H04N 5/378 (2011.01)
Applicants: TOHOKU UNIVERSITY [JP/JP]; 1-1, Katahira 2-chome, Aoba-ku, Sendai-shi Miyagi 9808577 (JP).
OLYMPUS MEDICAL SYSTEMS CORP. [JP/JP]; 43-2, Hatagaya 2-chome, Shibuya-ku, Tokyo 1510072 (JP)
Inventors: SUGAWA, Shigetoshi; (JP)
Agent: UEDA, Kunio; 37F The Landmark Tower Yokohama, 2-2-1, Minatomirai, Nishi-ku, Yokohama-shi, Kanagawa 2208137 (JP)
Priority Data:
2012-011163 23.01.2012 JP
Title (EN) ANALOG-DIGITAL CONVERTER AND SOLID-STATE IMAGE CAPTURE DEVICE
(FR) CONVERTISSEUR ANALOGIQUE-NUMÉRIQUE ET DISPOSITIF DE CAPTURE D'IMAGES À SEMI-
(JA) アナログデジタル変換器および固体撮像装置
Abstract: front page image
(EN)An objective of the present invention is to provide an AD conversion unit with which accurate digital data is obtained while a successive approximation scheme is employed when carrying out a multi-stage analog-digital conversion process. An analog-digital conversion device comprises a ramp waveform signal generator unit (14) which generates a ramp voltage based on a count signal from a counter (15), signal conversion units (13), and a control unit (18). The signal conversion units (13) further comprise: a sample hold circuit which retains an inputted signal voltage; a successive approximation capacitor group (16) which outputs a plurality of bias voltages according to connection combinations of a prescribed number of capacitors with different capacitance values; and an comparator unit (17) which compares the ramp voltage or the bias voltage with the signal voltage. The control unit (18) generates a digital signal of the signal voltage on the basis of the comparison result by the comparator unit (17) of the bias voltage with the signal voltage and the comparison result by the comparator unit (17) of the ramp voltage with the signal voltage, and acquires calibration data of the successive approximation capacitor group (16) on the basis of the capacitor connection combinations and the ramp voltage.
(FR)La présente invention a notamment pour objet de réaliser une unité de conversion AN au moyen de laquelle des données numériques exactes sont obtenues tandis qu'un schéma par approximations successives est employé lors de l'exécution d'un processus multi-étapes de conversion analogique-‌numérique. Un dispositif de conversion analogique-‌numérique comporte une unité génératrice (14) de signaux à forme d'onde en rampe qui génère une tension en rampe sur la base d'un signal de comptage en provenance d'un compteur (15), des unités (13) de conversion de signaux et une unité (18) de commande. Les unités (13) de conversion de signaux comportent en outre : un circuit de maintien d'échantillon qui conserve une tension de signal introduite ; un groupe (16) de condensateurs pour approximations successives qui émet une pluralité de tensions de polarisation en fonction de combinaisons de branchements d'un nombre prescrit de condensateurs présentant des valeurs de capacitance différentes ; et une unité (17) de comparateur qui compare la tension en rampe ou la tension de polarisation à la tension de signal. L'unité (18) de commande génère un signal numérique de la tension de signal sur la base du résultat de la comparaison par l'unité (17) de comparateur de la tension de polarisation avec la tension de signal et du résultat de la comparaison par l'unité (17) de comparateur de la tension en rampe avec la tension de signal, et acquiert des données d'étalonnage du groupe (16) de condensateurs pour approximations successives sur la base des combinaisons de branchements de condensateurs et de la tension en rampe.
(JA)複数段階でアナログデジタル変換処理を行う際に逐次比較方式を採用しつつ正確なデジタルデータを得る。カウンタ(15)からのカウント信号に基づきランプ電圧を発生するランプ波形信号発生部(14)と信号変換部(13)と制御部(18)とを備え、信号変換部(13)は、入力された信号電圧を保持するサンプルホールド回路と、容量値が異なる所定数の容量の接続組合せに応じて複数のバイアス電圧を出力する逐次比較容量群(16)と、ランプ電圧およびバイアス電圧の一方と信号電圧とを比較する比較部(17)とを備え、制御部(18)が、バイアス電圧と信号電圧との比較部(17)による比較結果及びランプ電圧と信号電圧との比較部(17)による比較結果に基づき信号電圧のデジタル信号を生成するとともに、容量の接続組合せとランプ電圧とに基づき逐次比較容量群(16)のキャリブレーション用データを取得するAD変換器を提供する。
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: Japanese (JA)
Filing Language: Japanese (JA)