WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2013110983) COMBINED CACHE INJECT AND LOCK OPERATION
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2013/110983    International Application No.:    PCT/IB2012/057141
Publication Date: 01.08.2013 International Filing Date: 10.12.2012
IPC:
G06F 12/08 (2006.01)
Applicants: INTERNATIONAL BUSINESS MACHINES CORPORATION [US/US]; New Orchard Road Armonk, New York 10504 (US).
IBM UNITED KINGDOM LIMITED [GB/GB]; PO Box 41, North Harbour Portsmouth Hampshire PO6 3AU (GB) (MG only).
IBM (CHINA) INVESTMENT COMPANY LIMITED [CN/CN]; 25/F, Pangu Plaza No.27, Central North 4th Ring Road, Chaoyang District, Beijing 100101 (CN) (MG only)
Inventors: SCHARDT, Paul; (US).
SHEARER, Robert; (US).
KUPFERSCHMIDT, Mark; (US).
KUESEL, Jamie; (US)
Agent: GASCOYNE, Belinda; IBM United Kingdom Limited Intellectual Property Law Hursley Park Winchester Hampshire SO21 2JN (GB)
Priority Data:
13/355,613 23.01.2012 US
Title (EN) COMBINED CACHE INJECT AND LOCK OPERATION
(FR) OPÉRATION D'INJECTION ET DE VERROUILLAGE DE CACHE COMBINÉE
Abstract: front page image
(EN)A circuit arrangement and method utilize cache injection logic to perform a cache inject and lock operation to inject a cache line in a cache memory and automatically lock the cache line in the cache memory in parallel with communication of the cache line to a main memory. The cache injection logic may additionally limit the maximum number of locked cache lines that may be stored in the cache memory, e.g., by aborting a cache inject and lock operation, injecting the cache line without locking, or unlocking and/or evicting another cache line in the cache memory.
(FR)L'invention porte sur un agencement de circuit et un procédé qui utilisent une logique d'injection de cache pour effectuer une opération d'injection et de verrouillage de cache afin d'injecter une ligne de cache dans une mémoire cache et de verrouiller automatiquement la ligne de cache dans la mémoire cache en parallèle avec une communication de la ligne de cache à une mémoire principale. La logique d'injection de cache peut en outre limiter le nombre maximum de lignes de cache verrouillées qui peuvent être stockées dans la mémoire cache, par exemple par abandon d'une opération d'injection et de verrouillage de cache, injection de la ligne de cache sans verrouillage, ou déverrouillage et/ou éviction d'une autre ligne de cache dans la mémoire cache.
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)