WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2013059808) SYSTEM AND METHOD FOR MRAM HAVING CONTROLLED AVERAGABLE AND ISOLATABLE VOLTAGE REFERENCE
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2013/059808    International Application No.:    PCT/US2012/061359
Publication Date: 25.04.2013 International Filing Date: 22.10.2012
Chapter 2 Demand Filed:    14.08.2013    
IPC:
G11C 5/06 (2006.01), G11C 7/08 (2006.01), G11C 29/02 (2006.01)
Applicants: QUALCOMM INCORPORATED [US/US]; Attn: International IP Administration 5775 Morehouse Drive San Diego, California 92121 (US)
Inventors: KIM, Jung Pill; (US).
KIM, Taehyun; (US)
Agent: TALPALATSKY, Sam; 5775 Morehouse Drive San Diego, California 92121 (US)
Priority Data:
13/278,217 21.10.2011 US
Title (EN) SYSTEM AND METHOD FOR MRAM HAVING CONTROLLED AVERAGABLE AND ISOLATABLE VOLTAGE REFERENCE
(FR) SYSTÈME ET PROCÉDÉ POUR UNE MRAM AYANT UNE RÉFÉRENCE DE TENSION MOYENNABLE ET ISOLABLE CONTRÔLÉE
Abstract: front page image
(EN)A memory has a plurality of non-volatile resistive (NVR) memory arrays, each with an associated reference voltage generating circuit coupled by a reference circuit coupling link to a reference line, the reference coupled to a sense amplifier for that NVR memory array. Reference line coupling links couple the reference lines of different NVR memory arrays. Optionally, different ones of the reference coupling links are removed or opened, obtaining respective different average and isolated reference voltages on the different reference lines. Optionally, different ones of the reference circuit coupling links are removed or opened, obtaining respective different averaged voltages on the reference lines, and uncoupling and isolating different reference circuits.
(FR)Une mémoire dispose d'une pluralité de matrices de mémoire résistives non volatiles (NVR), chacune présentant un circuit de génération de tension de référence associée couplé par une liaison de couplage de circuit de référence à une ligne de référence, la référence étant couplée à un amplificateur de lecture pour cette matrice de mémoire NVR. Les liaisons de couplage de ligne de référence permettent le couplage des lignes de référence de différentes matrices de mémoire NVR. Eventuellement, différentes liaisons de couplage de référence sont supprimées ou ouvertes, ce qui permet ainsi d'obtenir différentes tensions de référence moyennes et isolées respectives sur les différentes lignes de référence. Eventuellement, certaines liaisons de couplage de circuit de référence sont supprimées ou ouvertes,ce qui permet ainsi d'obtenir différentes tensions moyennes respectives sur les lignes de référence, et ce qui permet de désaccoupler et d'isoler différents circuits de référence.
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)