WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2013058117) ELECTRONIC-SUBSTRATE ELECTRICAL DESIGN DEVICE USING THREE-DIMENSIONAL SPACE, ELECTRICAL DESIGN METHOD, PROGRAM, AND COMPUTER-READABLE RECORDING MEDIUM
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2013/058117    International Application No.:    PCT/JP2012/075755
Publication Date: 25.04.2013 International Filing Date: 04.10.2012
IPC:
G06F 17/50 (2006.01), H05K 3/00 (2006.01), H05K 3/46 (2006.01)
Applicants: ZUKEN INC. [JP/JP]; 2-25-1, Edahigashi, Tsuzuki-ku, Yokohama-shi, Kanagawa 2248585 (JP)
Inventors: SEKIDO, Kazuhiko; (JP).
TAKAHASHI Shinji; (JP).
MINAMI Kouki; (JP)
Agent: UESHIMA Junichi; 5-21-3202, Nishi Ikebukuro 5-chome, Toshima-ku, Tokyo 1710021 (JP)
Priority Data:
2011-230346 20.10.2011 JP
Title (EN) ELECTRONIC-SUBSTRATE ELECTRICAL DESIGN DEVICE USING THREE-DIMENSIONAL SPACE, ELECTRICAL DESIGN METHOD, PROGRAM, AND COMPUTER-READABLE RECORDING MEDIUM
(FR) DISPOSITIF DE CONCEPTION ÉLECTRIQUE DE SUBSTRAT ÉLECTRONIQUE UTILISANT UN ESPACE TRIDIMENSIONNEL, PROCÉDÉ DE CONCEPTION ÉLECTRIQUE, PROGRAMME ET SUPPORT D'ENREGISTREMENT LISIBLE PAR ORDINATEUR
(JA) 三次元空間を用いた電子基板の電気設計装置、電気設計方法、プログラムおよびコンピューター読み取り可能な記録媒体
Abstract: front page image
(EN)An electronic-substrate electrical design device using a three-dimensional space can easily verify a complicated electrical design of an electronic substrate and can also reduce design errors. The electronic-substrate electrical design device has: a setting means for setting a first position coordinate and a first direction coordinate with respect to a predetermined layer constituting a multilayer electronic substrate, the first position coordinate indicating a viewpoint position when viewing said layer, the first direction coordinate indicating a visual line direction; a control means for controlling the generation of a three-dimensional display image of the electronic substrate obtained when viewing said layer on the basis of the first position coordinate and the first direction coordinate set by the setting means; a display means for displaying the three-dimensional display image generated by the control of the control means; and an editing means for performing an electrical design of the electronic substrate on the three-dimensional display image displayed by the display means.
(FR)L'invention porte sur un dispositif de conception électrique de substrat électronique utilisant un espace tridimensionnel qui peut facilement vérifier une conception électrique compliquée d'un substrat électronique et peut également réduire des erreurs de conception. Le dispositif de conception électrique de substrat électronique comprend : un moyen de réglage pour régler des premières coordonnées de position et des premières coordonnées de direction par rapport à une couche prédéterminée constituant un substrat électronique multicouche, les premières coordonnées de position indiquant une position de point de vue lors d'une visualisation de ladite couche, les premières coordonnées de direction indiquant une direction d'axe visuel ; un moyen de commande pour commander la génération d'une image d'affichage tridimensionnelle du substrat électronique obtenue lors d'une visualisation de ladite couche sur la base des premières coordonnées de position et des premières coordonnées de direction réglées par le moyen de réglage ; un moyen d'affichage pour afficher l'image d'affichage tridimensionnelle générée par la commande du moyen de commande ; et un moyen d'édition pour effectuer une conception électrique du substrat électronique sur l'image d'affichage tridimensionnelle affichée par le moyen d'affichage.
(JA) 電子基板における複雑な電気設計を容易に検証することができ、かつ、設計ミスを軽減させることができるようにし、三次元空間を用いた電子基板の電気設計装置であって、多層の電子基板を構成する所定の層に対して、上記層を視認する際の視点位置を示す第1の位置座標と視線方向を示す第1の向き座標とを設定する設定手段と、上記設定手段により設定した第1の位置座標と第1の向き座標とに基づいて、上記層を視認した際の状態の上記電子基板の三次元表示画像の生成を制御する制御手段と、上記制御手段の制御により生成した三次元表示画像を表示する表示手段と、上記表示手段により表示した三次元表示画像上において上記電子基板の電気設計を行う編集手段とを有するようにした。
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: Japanese (JA)
Filing Language: Japanese (JA)