WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2013055831) METHODS AND APPARATUS PROVIDING HIGH-SPEED CONTENT ADDRESSABLE MEMORY (CAM) SEARCH-INVALIDATES
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2013/055831    International Application No.:    PCT/US2012/059613
Publication Date: 18.04.2013 International Filing Date: 10.10.2012
IPC:
G11C 15/04 (2006.01)
Applicants: QUALCOMM INCORPORATED [US/US]; Attn: International Ip Administration 5775 Morehouse Drive San Diego, California 92121 (US)
Inventors: VARMA, Manju Rathna; (US).
HOFF, David Paul; (US).
MARTZLOFF, Jason Philip; (US)
Agent: TALPALATSKY, Sam; 5775 Morehouse Drive San Diego, California 92121 (US)
Priority Data:
13/269,701 10.10.2011 US
Title (EN) METHODS AND APPARATUS PROVIDING HIGH-SPEED CONTENT ADDRESSABLE MEMORY (CAM) SEARCH-INVALIDATES
(FR) PROCÉDÉS ET APPAREIL PERMETTANT DES RECHERCHES-INVALIDATIONS DE MÉMOIRE ASSOCIATIVE (CAM) RAPIDES
Abstract: front page image
(EN)Embodiments of a Content Addressable Memory (CAM) enabling high-speed search and invalidate operations and methods of operation thereof are disclosed. In one embodiment, the CAM includes a CAM cell array including a number of CAM cells and a valid bit cell (44) configured to generate a match indicator (MATCH LINE), and blocking circuitry (46) configured to block an output of the valid bit cell (44) from altering the match indicator (MATCH LINE) during an invalidate process of a search and invalidate operation. Preferably, the output of the valid bit cell (44) is blocked from affecting the match indicator (MATCH LINE) for the CAM cell array beginning at a start of the invalidate process and continuing until an end of the search and invalidate operation.
(FR)Selon des modes de réalisation, l'invention porte sur une mémoire associative (CAM), qui permet des opérations de recherche et d'invalidation rapides, et sur des procédés de fonctionnement de celle-ci. Selon un mode de réalisation, la CAM comprend une matrice de cellules CAM comprenant un certain nombre de cellules CAM et une cellule de bit valide (44) configurée pour générer un indicateur de concordance (LIGNE DE CONCORDANCE), et une circuiterie de blocage (46) configurée pour empêcher une sortie de la cellule de bit valide (44) de modifier l'indicateur de concordance (LIGNE DE CONCORDANCE) durant un processus d'invalidation d'une opération de recherche et d'invalidation. De préférence, la sortie de la cellule de bit valide (44) ne peut pas avoir d'incidence sur l'indicateur de concordance (LIGNE DE CONCORDANCE) pour la matrice de cellules CAM commençant au début du processus d'invalidation et continuant jusqu'à la fin de l'opération de recherche et d'invalidation.
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)