WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2013054533) IMAGE DISPLAY DEVICE
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2013/054533    International Application No.:    PCT/JP2012/006543
Publication Date: 18.04.2013 International Filing Date: 12.10.2012
IPC:
G09G 3/30 (2006.01), G09F 9/30 (2006.01), G09G 3/20 (2006.01), H01L 27/32 (2006.01), H01L 51/50 (2006.01)
Applicants: PANASONIC CORPORATION [JP/JP]; 1006, Oaza Kadoma, Kadoma-shi, Osaka 5718501 (JP)
Inventors: TSUGE, Hitoshi;
Agent: NAITO, Hiroki; c/o Panasonic Corporation, 1006, Oaza Kadoma, Kadoma-shi, Osaka 5718501 (JP)
Priority Data:
2011-226422 14.10.2011 JP
Title (EN) IMAGE DISPLAY DEVICE
(FR) DISPOSITIF D'AFFICHAGE D'IMAGE
(JA) 画像表示装置
Abstract: front page image
(EN)The present invention is an image display device comprising: an image display unit, wherein a plurality of pixel circuits having current light-emitting elements and drive transistors that cause current to flow through the current light-emitting elements are arranged; and an image signal correction circuit (50) that performs corrections on image signals and outputs the image signals to the image display unit. Each pixel circuit is provided with a correction capacitor that corrects a threshold voltage of the corresponding drive transistor. The image signal correction circuit (50) is provided with a correction memory (54), wherein correction data for correcting variations in the currents of the drive transistors, is stored, a first comparison circuit (52) that compares an image signal with a first threshold value, and an arithmetic circuit (56) that performs corrections on the image signal. The image signal correction circuit (50) further performs corrections on an image signal when the image signal is greater than or equal to the first threshold value.
(FR)La présente invention porte sur un dispositif d'affichage d'image comprenant : une unité d'affichage d'image, dans laquelle sont agencés une pluralité de circuits de pixel comprenant des éléments électroluminescents à courant et des transistors d'attaque qui amènent un courant à circuler dans les éléments électroluminescents à courant ; et un circuit de correction d'image (50) qui effectue des corrections de signaux d'image et délivre les signaux d'image à l'unité d'affichage d'image. Chaque circuit de pixel est pourvu d'un condensateur de correction qui corrige une tension de seuil du transistor d'attaque correspondant. Le circuit de correction de signal d'image (50) est pourvu d'une mémoire de correction (54), dans laquelle sont stockées des données de correction servant à corriger des variations dans les courants des transistors d'attaque, d'un premier circuit de comparaison (52) qui compare un signal d'image à une première valeur seuil, et d'un circuit arithmétique (56) qui effectue des corrections sur le signal d'image. Le circuit de correction de signal d'image (50) effectue en outre des corrections sur un signal d'image quand le signal d'image est supérieur ou égal à la première valeur seuil.
(JA)本発明は、電流発光素子と電流発光素子に電流を流す駆動トランジスタとを有する画素回路を複数配列した画像表示部と、画像信号に補正を行って画像表示部に出力する画像信号補正回路(50)とを有する画像表示装置である。画素回路のそれぞれは対応する駆動トランジスタの閾値電圧を補正する補正コンデンサを備え、画像信号補正回路(50)は、駆動トランジスタの電流のばらつきの補正を行うための補正データを格納した補正メモリ(54)と、画像信号と第1の閾値とを比較する第1比較回路(52)と、画像信号に補正を行う演算回路(56)とを備え、画像信号が第1の閾値以上の場合に画像信号に補正を行う。
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: Japanese (JA)
Filing Language: Japanese (JA)