WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2013052112) SYSTEM AND METHOD FOR PERFORMANCE OPTIMIZATION IN USB OPERATIONS
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2013/052112    International Application No.:    PCT/US2012/000474
Publication Date: 11.04.2013 International Filing Date: 03.10.2012
IPC:
G06F 1/32 (2006.01), G06F 13/16 (2006.01), G06F 9/06 (2006.01)
Applicants: INTEL CORPORATION [US/US]; 2200 Mission College Boulevard Santa Clara, CA 95054 (US) (For All Designated States Except US).
POR, Choon, Gun [MY/MY]; (MY) (US only).
PHAN, Sern, Hong [MY/MY]; (MY) (US only)
Inventors: POR, Choon, Gun; (MY).
PHAN, Sern, Hong; (MY)
Agent: KACVINSKY, John; Kacvinsky Daisak, PLLC C/o CPA Global P.O. Box 52050 Minneapolis, MN 55402 (US)
Priority Data:
PI 2011004736 03.10.2011 MY
Title (EN) SYSTEM AND METHOD FOR PERFORMANCE OPTIMIZATION IN USB OPERATIONS
(FR) SYSTÈME ET PROCÉDÉ D'OPTIMISATION DE PERFORMANCES DANS DES OPÉRATIONS USB
Abstract: front page image
(EN)An apparatus may include a processor and first logic operable on the processor to output a direct memory access (DMA) activity indicator to indicate a current state of activity of direct memory access data transfer operations. The apparatus may further include second logic operable on the processor to determine scheduled DMA activity to be performed; and third logic operable on the processor to output a pre-wake indicator to a controller before the scheduled DMA activity is to be performed, to satisfy both Quality of Service (QOS) and Power saving needs. Other embodiments are disclosed and claimed.
(FR)L'invention concerne un appareil qui peut comprendre un processeur et une première logique pouvant être utilisée sur le processeur pour émettre un indicateur d'activité d'accès direct à la mémoire (DMA) pour indiquer un état courant d'activité d'opérations de transfert de données d'accès direct à la mémoire. L'appareil peut en outre comprendre une deuxième logique pouvant être utilisée sur le processeur pour déterminer une activité DMA planifiée à réaliser ; et une troisième logique pouvant être utilisée sur le processeur pour émettre un indicateur de pré-réveil à destination d'un contrôleur avant que l'activité DMA planifiée ne doive être réalisée, pour satisfaire à la fois la qualité de service (QoS) et les besoins d'économie d'énergie. D'autres modes de réalisation sont décrits et revendiqués.
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)