WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2013048807) OPERATING SYSTEM SYNCHRONIZATION IN LOOSELY COUPLED MULTIPROCESSOR SYSTEM-ON-CHIPS
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2013/048807    International Application No.:    PCT/US2012/055756
Publication Date: 04.04.2013 International Filing Date: 17.09.2012
Chapter 2 Demand Filed:    20.02.2013    
IPC:
G06F 1/32 (2006.01), G06F 9/44 (2006.01), G06F 9/48 (2006.01)
Applicants: QUALCOMM INCORPORATED [US/US]; Attn: International IP Administration 5775 Morehouse Drive San Diego, California 92121 (US) (For All Designated States Except US).
JOHNSON, Paul R. [US/US]; (US) (US only).
WATKINS, Gabriel A. [US/US]; (US) (US only)
Inventors: JOHNSON, Paul R.; (US).
WATKINS, Gabriel A.; (US)
Agent: COLE, Nicholas Albert; 5775 Morehouse Drive San Diego, California 92121 (US)
Priority Data:
61/539,096 26.09.2011 US
13/289,706 04.11.2011 US
Title (EN) OPERATING SYSTEM SYNCHRONIZATION IN LOOSELY COUPLED MULTIPROCESSOR SYSTEM-ON-CHIPS
(FR) SYNCHRONISATION DE SYSTÈMES D'EXPLOITATION DANS UN SYSTÈME MULTIPROCESSEUR SUR PUCES À FAIBLE DÉPENDANCE
Abstract: front page image
(EN)Methods, systems and devices configured to add synchronization to the entry and exit from low power modes in asynchronous operating systems on a multiprocessor system. A synchronizing agent tracks the requested sleep and wake up times of the different asynchronous operating systems executing on different cores of the same system on chip or multicore processor. The sleep/wake up times of some cores/operating systems may be delayed in order to synchronize the sleep/wake up times of two or more of the asynchronous operating systems executing on the multiprocessor system.
(FR)La présente invention concerne des procédés, des systèmes et des dispositifs conçus pour introduire une synchronisation à l'entrée et à la sortie de modes à faible puissance dans des systèmes d'exploitation asynchrones sur un système multiprocesseur. Un agent de synchronisation suit les temps de veille et de sortie de veille demandés des différents systèmes d'exploitation asynchrones tournant sur différents cœurs du même système sur puce ou sur un processeur multicœur. Les temps de veille et de sortie de veille de certains cœurs/systèmes d'exploitation peuvent être retardés pour synchroniser les temps de veille et de sortie de veille d'au moins deux des systèmes d'exploitation asynchrones tournant sur le système multiprocesseur.
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)