WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2013047724) CHIP RESISTOR AND ELECTRONIC EQUIPMENT HAVING RESISTANCE CIRCUIT NETWORK
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2013/047724    International Application No.:    PCT/JP2012/075029
Publication Date: 04.04.2013 International Filing Date: 28.09.2012
IPC:
H01C 17/242 (2006.01), H01C 7/00 (2006.01), H01C 13/02 (2006.01), H01L 21/301 (2006.01), H01L 21/82 (2006.01), H01L 21/822 (2006.01), H01L 27/04 (2006.01)
Applicants: ROHM CO., LTD. [JP/JP]; 21, Saiin Mizosaki-cho, Ukyo-ku, Kyoto-shi, Kyoto 6158585 (JP) (For All Designated States Except US).
TAMAGAWA, Hiroshi [JP/JP]; (JP) (US only).
KONDO, Yasuhiro [JP/JP]; (JP) (US only).
FUWA, Yasuhiro [JP/JP]; (JP) (US only).
OKADA, Hiroyuki [JP/JP]; (JP) (US only).
NUKAGA, Eiji [JP/JP]; (JP) (US only).
MATSUURA, Katsuya [JP/JP]; (JP) (US only)
Inventors: TAMAGAWA, Hiroshi; (JP).
KONDO, Yasuhiro; (JP).
FUWA, Yasuhiro; (JP).
OKADA, Hiroyuki; (JP).
NUKAGA, Eiji; (JP).
MATSUURA, Katsuya; (JP)
Agent: INAOKA Kosaku; c/o AI ASSOCIATION OF PATENT AND TRADEMARK ATTORNEYS, Sun Mullion NBF Tower, 21st Floor, 6-12, Minamihommachi 2-chome, Chuo-ku, Osaka-shi, Osaka 5410054 (JP)
Priority Data:
2011-214767 29.09.2011 JP
2011-214765 29.09.2011 JP
2011-214761 29.09.2011 JP
2011-214762 29.09.2011 JP
2011-214763 29.09.2011 JP
2011-214764 29.09.2011 JP
2011-214766 29.09.2011 JP
2011-289281 28.12.2011 JP
2012-208513 21.09.2012 JP
Title (EN) CHIP RESISTOR AND ELECTRONIC EQUIPMENT HAVING RESISTANCE CIRCUIT NETWORK
(FR) RÉSISTANCE PAVÉ ET ÉQUIPEMENT ÉLECTRONIQUE À RÉSEAU DE RÉSISTANCES
(JA) チップ抵抗器および抵抗回路網を有する電子機器
Abstract: front page image
(EN)[Problem] A chip resistor that can easily handle a plurality of types of required resistance values with the same design structure and that is reduced in size and miniaturized has been desired. [Solution] A chip resistor (10) is constituted having a resistance circuit network (14) on a substrate. The resistance circuit network (14) includes a plurality of resistors (R) arranged in a matrix and having the same resistance values. One or a plurality of resistors (R) are electrically connected and are made into a plurality of types of resistance units. The plurality of types of resistance units is connected in a prescribed configuration using a conductor film (C) for connecting and a fuse film (F). If the fuse film (F) is selectively melted and disconnected, resistance units can be electrically incorporated into the resistance circuit network (14) and electrically separated from the resistance circuit network. The resistance value of the resistance circuit network (14) can be made into a required resistance value.
(FR)Il serait souhaitable de disposer d'une résistance pavé qui peut facilement gérer une pluralité de types de valeurs de résistance requises avec la même structure de conception et qui soit de taille réduite et miniaturisée. A cet effet, selon l'invention, une résistance pavé (10) est constituée comprenant un réseau de résistances (14) sur un substrat. Le réseau de résistance (14) comprend une pluralité de résistances (R) agencées en une matrice et ayant les mêmes valeurs de résistance. Une ou plusieurs des résistances (R) sont électriquement connectées et sont rassemblées en une pluralité de types d'unités de résistance. La pluralité de types d'unités de résistance est connectée dans une configuration prescrite à l'aide d'un film conducteur (C) servant à connecter et d'un film fusible (F). Si le film fusible (F) est sélectivement fondu et déconnecté, des unités de résistance peuvent être électriquement incorporées dans le réseau de résistances (14) et électriquement séparées du réseau de résistances. La valeur de résistance du réseau de résistances (14) peut être rendue égale à une valeur de résistance requise.
(JA)【課題】同一設計構造で複数種類の要求抵抗値に容易に対応できる小型・微細化されたチップ抵抗器が望まれていた。【解決手段】チップ抵抗器10を、基板上に抵抗回路網14を有する構成とする。抵抗回路網14は、マトリックス状に配列された等しい抵抗値を有する多数個の抵抗体Rを含む。抵抗体Rの1個または複数個が電気的に接続されて、複数種類の抵抗単位体とされている。複数種類の抵抗単位体は、接続用導体膜Cおよびヒューズ膜Fを用いて所定の態様で接続されている。ヒューズ膜Fを選択的に溶断すれば、抵抗単位体が抵抗回路網14に電気的に組み込まれたり、抵抗回路網から電気的に分離でき、抵抗回路網14の抵抗値を要求される抵抗値とすることができる。
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: Japanese (JA)
Filing Language: Japanese (JA)