WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |

Search International and National Patent Collections
World Intellectual Property Organization
Machine translation
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2013/046463    International Application No.:    PCT/JP2011/072653
Publication Date: 04.04.2013 International Filing Date: 30.09.2011
G06F 13/16 (2006.01), G06F 12/00 (2006.01), G06F 12/06 (2006.01)
Applicants: HITACHI, LTD. [JP/JP]; 6-6, Marunouchi 1-chome, Chiyoda-ku, Tokyo 1008280 (JP) (For All Designated States Except US).
ISHIKAWA, Atsushi [JP/JP]; (JP) (For US Only).
SONODA, Koji [JP/JP]; (JP) (For US Only).
UEHARA, Go [JP/JP]; (JP) (For US Only).
OGAWA, Junji [JP/JP]; (JP) (For US Only).
KOSEKI, Hideyuki [JP/JP]; (JP) (For US Only)
Inventors: ISHIKAWA, Atsushi; (JP).
SONODA, Koji; (JP).
OGAWA, Junji; (JP).
KOSEKI, Hideyuki; (JP)
Agent: PATENT CORPORATE BODY DAI-ICHI KOKUSAI TOKKYO JIMUSHO; 10-5, Shiba 4-chome, Minato-ku, Tokyo 1080014 (JP)
Priority Data:
(JA) 不揮発半導体記憶システム
Abstract: front page image
(EN)This non-volatile semiconductor storage system has a plurality of non-volatile semiconductor storage media, a control circuit which has a media interface group (one or more interface devices) connected to the plurality of non-volatile semiconductor storage media, and a plurality of switches. The media interface group and the plurality of switches are connected across a data bus, wherein each switch is connected to each group of two or more non-volatile chips across data buses. The switches are configured so as to switch a connection between the data bus connected to the media interface group and the data buses connected to any of the plurality of non-volatile chips connected to the switch. The control circuit partitions data that is to be written into a plurality of data elements, and connections are switched by controlling the plurality of switches in order to distribute the plurality of data elements among the plurality of non-volatile chips so as to transmit the same.
(FR)L'invention concerne un système d'enregistrement à semi-conducteurs non volatiles comprenant une pluralité de supports d'enregistrement à semi-conducteurs non volatiles, un circuit de commande qui comprend un groupe d'interfaces multimédias (un ou plusieurs dispositifs d'interface) connecté à la pluralité de supports d'enregistrement à semi-conducteurs non volatiles, et une pluralité de commutateurs. Le groupe d'interfaces multimédias et la pluralité de commutateurs sont connectés au moyen d'un bus de données, chaque interrupteur étant connecté à chaque groupe d'au moins deux puces non volatiles au moyen de bus de données. Les commutateurs sont configurés de façon à commuter une connexion entre le bus de données connecté au groupe d'interfaces multimédias et les bus de données connectés à une puce quelconque de la pluralité de puces non volatiles connectées au commutateur. Le circuit de commande partitionne les données qui doivent être écrites en une pluralité d'éléments de données et les connexions sont commutées en contrôlant la pluralité de commutateurs afin de distribuer la pluralité d'éléments de données parmi la pluralité de puces non volatiles de façon à les transmettre.
(JA) 不揮発半導体記憶システムが、複数の不揮発半導体記憶媒体と、複数の不揮発半導体記憶媒体に接続された媒体インタフェース群(1以上のインタフェースデバイス)を有する制御回路と、複数のスイッチとを有する。媒体インタフェース群と複数のスイッチとがデータバスを介して接続され、各スイッチと、各2以上の不揮発チップとが、データバスを介して接続される。スイッチは、媒体インタフェース群に接続されているデータバスとそのスイッチに接続されている複数の不揮発チップのいずれかに接続されているデータバスとの接続を切り替えるよう構成されている。制御回路は、ライト対象のデータを複数のデータ要素に分割し、複数のスイッチを制御することにより接続を切り替えて、複数のデータ要素を複数の不揮発チップに分散して送信する。
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: Japanese (JA)
Filing Language: Japanese (JA)