WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2012119241) SYSTEM AND METHOD FOR GENERATING DISCRETE-TIME MODEL (DTM) OF CONTINUOUS-TIME MODEL (CTM) FOR A DYNAMICAL SYSTEM
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2012/119241    International Application No.:    PCT/CA2012/000224
Publication Date: 13.09.2012 International Filing Date: 05.03.2012
IPC:
G06F 17/10 (2006.01), G05B 17/02 (2006.01), G06F 17/13 (2006.01), G06F 17/16 (2006.01), G06F 9/44 (2006.01)
Applicants: KYLOWAVE INC. [CA/CA]; 20 Norgold Crescent Kanata, Ontario, K2T 1J1 (CA) (For All Designated States Except US).
PIMENTEL, Julio, C. G. [CA/CA]; (CA) (For US Only).
GAD, Emad [CA/CA]; (CA) (For US Only)
Inventors: PIMENTEL, Julio, C. G.; (CA).
GAD, Emad; (CA)
Agent: SPRIGINGS, Mark; Gowling Lafleur Henderson LLP 160 Elgin Street, Suite 2600 Ottawa, Ontario K1P 1C3 (CA)
Priority Data:
13/040,624 04.03.2011 US
Title (EN) SYSTEM AND METHOD FOR GENERATING DISCRETE-TIME MODEL (DTM) OF CONTINUOUS-TIME MODEL (CTM) FOR A DYNAMICAL SYSTEM
(FR) SYSTÈME ET PROCÉDÉ POUR GÉNÉRER UN MODÈLE EN TEMPS DISCRET (DTM) DE MODÈLE EN TEMPS CONTINU (CTM) POUR UN SYSTÈME DYNAMIQUE
Abstract: front page image
(EN)Method and apparatus for processing continuous-time models (CTM) in a digital processing architecture is disclosed. The discrete state-space technique maps the CTM into the discrete-time model (DTM) and stores the states of the system in a sample time independent discrete state space set of matrices. The resulting state-space matrices can be processed in software or directly in hardware. The method disclosed is particularly suited to be used in automatic synthesis algorithms where a digital circuit is generated from an algorithm described in a high level language or model representation such as, for example, data flow or bond graph into a hardware description language (HDL), and the HDL model can be synthesized using system specific tools to generate an application specific integrated circuit (ASIC) or an FPGA configuration.
(FR)L'invention porte sur un procédé et un appareil de traitement de modèles en temps continu (CTM) dans une architecture de traitement numérique. La technique à espace d'états discret fait correspondre le CTM au modèle en temps discret (DTM) et stocke les états du système dans un ensemble de matrices à espace d'états discret indépendant de l'instant d'échantillonnage. Les matrices d'espace d'états résultantes peuvent être traitées en logiciel ou directement en matériel. Le procédé décrit est particulièrement approprié pour être utilisé dans des algorithmes de synthèse automatique dans lesquels un circuit numérique est généré à partir d'un algorithme décrit dans une représentation en langage ou modèle de haut niveau telle que, par exemple, un graphe de flux de données ou de liaison dans un langage de description de matériel (HDL), et le modèle HDL peut être synthétisé à l'aide d'outils spécifiques de système afin de générer un circuit intégré à application spécifique (ASIC) ou une configuration FPGA.
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)