WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2012117472) INPUT CIRCUIT AND INTEGRATED CIRCUIT HAVING THE INPUT CIRCUIT INTEGRATED THEREIN
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2012/117472    International Application No.:    PCT/JP2011/006312
Publication Date: 07.09.2012 International Filing Date: 11.11.2011
IPC:
H03K 17/78 (2006.01)
Applicants: PATLITE CORPORATION [JP/JP]; 8-8, Matsuyamachi, Chuo-ku, Osaka-shi, Osaka 5420067 (JP) (For All Designated States Except US).
ONODA, Keisuke [JP/JP]; (JP) (For US Only).
SHIMIZU, Hirofumi [JP/JP]; (JP) (For US Only)
Inventors: ONODA, Keisuke; (JP).
SHIMIZU, Hirofumi; (JP)
Agent: CREIA IP ATTORNEYS; Dojima Building, 2-6-8, Nishitenma, Kita-ku, Osaka-shi, Osaka 5300047 (JP)
Priority Data:
2011-046308 03.03.2011 JP
Title (EN) INPUT CIRCUIT AND INTEGRATED CIRCUIT HAVING THE INPUT CIRCUIT INTEGRATED THEREIN
(FR) CIRCUIT D'ENTRÉE ET CIRCUIT INTÉGRÉ COMPRENANT LE CIRCUIT D'ENTRÉE QUI Y EST INTÉGRÉ
(JA) 入力回路および当該入力回路の集積回路
Abstract: front page image
(EN)Provided is an input circuit, which corresponds to NPN open collector control, PNP open collector control and relay control, and which suppresses power consumption. Also provided is an integrated circuit having the input circuit integrated therein. In an input circuit (100) of the present invention, the anode of a diode (D1) is connected to an input terminal (IN), one end side of a resistor (R1) is connected to the cathode side of the diode (D1), one end side of a resistor (R2) is connected to the other end side of the resistor (R1), one end side of a resistor (R3) is connected to the other end side of the resistor (R2), and the other end side of the resistor (R3) is grounded. The anode of a diode (D2) is connected to the other end side of the resistor (R2), said side being the one end side of the resistor (R3), the cathode of the diode (D2) is connected to the input terminal (IN) side, the cathode of a diode (D3) is connected to the one end side of the resistor (R1), and an internal power supply terminal (V2in) is provided on the anode side of the diode (D3). A light emitting element (HD) is connected in parallel to the resistor (R1), and a light receiving element (PD) is connected to face the light emitting element (HD).
(FR)L'invention concerne un circuit d'entrée qui correspond à un NPN à commande par collecteur ouvert, un PNP à commande par collecteur ouvert et une commande par relais, et qui réduit la consommation électrique. L'invention concerne en outre un circuit intégré dans lequel le circuit d'entrée est intégré. Dans un circuit d'entrée (100) selon la présente invention, l'anode d'une diode (D1) est connectée à une borne d'entrée (IN), un côté d'extrémité d'une résistance (R1) est connecté au côté cathode de la diode (D1), un côté d'extrémité d'une résistance (R2) est connecté à l'autre côté d'extrémité de la résistance (R1), un côté d'extrémité d'une résistance (R3) est connecté à l'autre côté d'extrémité de la résistance (R2) et l'autre côté extrémité de la résistance (R3) est mis à la masse. L'anode d'une diode (D2) est connectée à l'autre côté d'extrémité de la résistance (R2), ledit côté étant le premier côté d'extrémité de la résistance (R3), la cathode de la diode (D2) est connectée à la borne d'entrée (IN), la cathode d'une diode (D3) est connectée au premier côté d'extrémité de la résistance (R1) et une borne d'alimentation électrique intérieure (V2in) est implantée sur le côté anode de la diode (D3). Un élément photoémetteur (HD) est monté en parallèle avec la résistance (R1) et un élément photorécepteur (PD) est monté en face de l'élément photoémetteur (HD).
(JA)NPNオープンコレクタ制御、PNPオープンコレクタ制御、リレー制御に対応し、かつ消費電力を抑制する入力回路および当該入力回路の集積回路を提供することである。本発明に係る入力回路100において、入力端子INにダイオードD1のアノードが接続され、ダイオードD1のカソード側に抵抗R1の一端側が接続され、抵抗R1の他端側に抵抗R2の一端側が接続され、抵抗R2の他端側に抵抗R3の一端側が接続され、抵抗R3の他端側が接地され、抵抗R2の他端側であって、抵抗R3の一端側にダイオードD2のアノードが接続され、ダイオードD2のカソードが入力端子IN側に接続され、抵抗R1の一端側にダイオードD3のカソードが接続され、ダイオードD3のアノード側に内部電源端子V2inが設けられ、抵抗R1と並列に、発光素子HDが接続され、発光素子HDに対向して受光素子PDが接続されたものである。
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: Japanese (JA)
Filing Language: Japanese (JA)