WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2012117291) FULLY DIGITAL CHAOTIC DIFFERENTIAL EQUATION-BASED SYSTEMS AND METHODS
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2012/117291    International Application No.:    PCT/IB2012/000377
Publication Date: 07.09.2012 International Filing Date: 29.02.2012
IPC:
H04L 9/28 (2006.01), G06F 17/10 (2006.01)
Applicants: KING ABDULLAH UNIVERSITY OF SCIENCE AND TECHNOLOGY [SA/SA]; 4700 King Abdullah University of Science and Technology Bldg. 16, Room 4518 Thuwal 2395-6900 (SA) (For All Designated States Except US).
RADWAN, Ahmed, Gomaa, Ahmed [EG/SA]; (SA) (For US Only).
ZIDAN, Mohammed, Affan [EG/SA]; (SA) (For US Only).
SALAMA, Khaled, N. [GB/SA]; (SA) (For US Only)
Inventors: RADWAN, Ahmed, Gomaa, Ahmed; (SA).
ZIDAN, Mohammed, Affan; (SA).
SALAMA, Khaled, N.; (SA)
Priority Data:
61/448,188 01.03.2011 US
Title (EN) FULLY DIGITAL CHAOTIC DIFFERENTIAL EQUATION-BASED SYSTEMS AND METHODS
(FR) SYSTÈMES ET PROCÉDÉS ENTIÈREMENT NUMÉRIQUES BASÉS SUR UNE ÉQUATION DIFFÉRENTIELLE CHAOTIQUE
Abstract: front page image
(EN)Various embodiments are provided for fully digital chaotic differential equation- based systems and methods. In one embodiment, among others, a digital circuit includes digital state registers and one or more digital logic modules configured to obtain a first value from two or more of the digital state registers; determine a second value based upon the obtained first values and a chaotic differential equation; and provide the second value to set a state of one of the plurality of digital state registers. In another embodiment, a digital circuit includes digital state registers, digital logic modules configured to obtain outputs from a subset of the digital shift registers and to provide the input based upon a chaotic differential equation for setting a state of at least one of the subset of digital shift registers, and a digital clock configured to provide a clock signal for operating the digital shift registers.
(FR)Les différents modes de réalisation de la présente invention se rapportent à des systèmes et des procédés entièrement numériques basés sur une équation différentielle chaotique. Selon un des modes de réalisation, un circuit numérique comprend des registres d'états numériques ainsi qu'un ou plusieurs modules logiques numériques conçus pour obtenir une première valeur à partir de deux registres d'états numériques ou plus, pour déterminer une seconde valeur sur la base des premières valeurs obtenues et d'une équation différentielle chaotique, et pour délivrer la seconde valeur afin de fixer un état d'un registre parmi la pluralité de registres d'états numériques. Selon un autre mode de réalisation, un circuit numérique comporte : des registres d'états numériques ; des modules logiques numériques conçus pour obtenir des sorties en provenance d'un sous-ensemble de registres à décalage numériques et pour délivrer l'entrée sur la base d'une équation différentielle chaotique afin de fixer un état d'au moins un registre parmi le sous-ensemble de registres à décalage numériques ; et une horloge numérique servant à délivrer un signal d'horloge en vue de faire fonctionner les registres à décalage numériques.
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)