WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |

Search International and National Patent Collections
World Intellectual Property Organization
Machine translation
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2012/109321    International Application No.:    PCT/US2012/024280
Publication Date: 16.08.2012 International Filing Date: 08.02.2012
G01R 31/12 (2006.01)
Applicants: ANALOG DEVICES, INC. [US/US]; One Technology Way Norwood, MA 02062-9106 (US) (For All Designated States Except US).
MURPHY, Cathal [IE/IE]; (IE) (For US Only).
COLN, Michael [US/US]; (US) (For US Only).
CARREAU, Gary [US/US]; (US) (For US Only).
GUERY, Alain, Valentin [US/US]; (US) (For US Only).
AMAZEEN, Bruce [US/US]; (US) (For US Only)
Inventors: MURPHY, Cathal; (IE).
COLN, Michael; (US).
CARREAU, Gary; (US).
GUERY, Alain, Valentin; (US).
AMAZEEN, Bruce; (US)
Agent: HAILS, Robert, L.; Kenyon & Kenyon LLP 1500 K Street, N.W. Washington, DC 20005 (US)
Priority Data:
13/023,751 09.02.2011 US
Abstract: front page image
(EN)An amplifier system can include a feedback amplifier, a feedback capacitor connected between an input terminal and an output terminal of the amplifier by at least one first switch, and a reset capacitor connected across the feedback capacitor by at least one second switch and between a pair of reference voltages by at least one third switch. During an input-signal processing phase, a control circuit may close and open the first and second switches, respectively, to electrically connect the feedback capacitor between the input and output terminals to engage feedback processing, and close the third switch to electrically connect the reset capacitor between the first and second voltages to charge the reset capacitor. During a reset phase, the control circuit may open the first and third switches, and close the second switch, to electrically connect the reset capacitor across the feedback capacitor to reset the feedback capacitor.
(FR)L'invention concerne un système amplificateur qui peut comprendre un amplificateur de retour, un condensateur de retour connecté entre une borne d'entrée et une borne de sortie de l'amplificateur par au moins un premier commutateur et un condensateur de réarmement connecté aux bornes du condensateur de retour par au moins un deuxième commutateur et entre une paire de tensions de référence par au moins un troisième commutateur. Dans une phase de traitement du signal d'entrée, un circuit de commande peut fermer et ouvrir le premier et le deuxième commutateur, respectivement, afin de connecter électriquement le condensateur de retour entre les bornes d'entrée et de sortie, dans le but de lancer le traitement du retour d'information, et fermer le troisième commutateur afin de connecter électriquement le condensateur de réarmement entre la première et la deuxième tension, dans le but de charger le condensateur de réarmement. Dans une phase de réarmement, le circuit de commande peut ouvrir le premier et le troisième commutateur et fermer le deuxième commutateur, afin de connecter électriquement le condensateur de réarmement aux bornes du condensateur de retour, afin de réarmer le condensateur de retour.
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)