WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |

Search International and National Patent Collections
World Intellectual Property Organization
Machine translation
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2012/100437    International Application No.:    PCT/CN2011/070820
Publication Date: 02.08.2012 International Filing Date: 30.01.2011
H03M 3/04 (2006.01)
Applicants: PEKING UNIVERSITY SHENZHEN GRADUATE SCHOOL [CN/CN]; Shenzhen Graduate School of Peking University Shenzhen Uviversity Town, Xili, Nanshan Shenzhen, Guangdong 518055 (CN) (For All Designated States Except US).
WANG, Qingqin [CN/CN]; (CN) (For US Only).
WANG, Xinan [CN/CN]; (CN) (For US Only).
ZHANG, Xing [CN/CN]; (CN) (For US Only)
Inventors: WANG, Qingqin; (CN).
WANG, Xinan; (CN).
ZHANG, Xing; (CN)
Agent: DHC LAW OFFICE; Suite 2201, Modern International Commercial Building Cross of Fuhua Road and Jintian Road, Futian District Shenzhen, Guangdong 518048 (CN)
Priority Data:
(ZH) 一种多位Δ-Σ调制器
Abstract: front page image
(EN)Disclosed is a multi-bit delta-sigma modulator, which comprises an analog filter, an analog adder, a multi-bit quantizer, a digital loop filter, a multi-bit feedback digital-analog converter and a shunt feedback module. The shunt feedback module comprises at least a high-order multi-bit shunt feedback branch, and each shunt feedback branch comprises a shunt feedback digital-analog converter, a signal shunt unit and an analog adder in the analog filter. By introducing the high-order multi-bit shunt feedback branch, the modulator can reduce the element mismatching noise of the multi-bit shunt feedback digital-analog converter, weaken analog-digital mismatching noise, and reduce the power consumption of the analog filter. The disclosed modulator may be applied to a high-performance analog-digital converter.
(FR)Cette invention se rapporte à un modulateur delta-sigma à plusieurs bits, qui comprend un filtre analogique, un additionneur analogique, un quantificateur à plusieurs bits, un filtre de boucle numérique, un convertisseur numérique-analogique de rétroaction à plusieurs bits et un module de rétroaction parallèle. Le module de rétroaction parallèle comprend au moins une branche de rétroaction parallèle à plusieurs bits d'ordre élevé et chaque branche de rétroaction parallèle comprend un convertisseur numérique-analogique de rétroaction parallèle, une unité parallèle de signal et un additionneur analogique dans le filtre analogique. En introduisant la branche de rétroaction parallèle à plusieurs bits d'ordre élevé, le modulateur permet de réduire le bruit de désadaptation d'élément du convertisseur numérique-analogique de rétroaction parallèle à plusieurs bits, d'affaiblir le bruit de désadaptation analogique-numérique et de réduire la consommation d'énergie du filtre analogique. Le modulateur selon l'invention peut être appliqué à un convertisseur analogique-numérique à performances élevées.
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PE, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: Chinese (ZH)
Filing Language: Chinese (ZH)