WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2012092902) DECODING METHOD AND DECODING DEVICE
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2012/092902    International Application No.:    PCT/CN2012/071099
Publication Date: 12.07.2012 International Filing Date: 14.02.2012
IPC:
H03M 13/11 (2006.01)
Applicants: HUAWEI TECHNOLOGIES CO., LTD. [CN/CN]; Huawei Administration Building Bantian, Longgang District Shenzhen, Guangdong 518129 (CN) (For All Designated States Except US).
LI, Yang [CN/CN]; (CN) (For US Only).
JIN, Lili [CN/CN]; (CN) (For US Only).
ZHAO, Yu [CN/CN]; (CN) (For US Only).
XIAO, Zhiyu [CN/CN]; (CN) (For US Only)
Inventors: LI, Yang; (CN).
JIN, Lili; (CN).
ZHAO, Yu; (CN).
XIAO, Zhiyu; (CN)
Agent: BEIJING ZBSD PATENT & TRADEMARK AGENT LTD.; 501/B, Fortune Building No. 17 Daliushu Road Haidian District Beijing 100081 (CN)
Priority Data:
Title (EN) DECODING METHOD AND DECODING DEVICE
(FR) PROCÉDÉ DE DÉCODAGE ET DISPOSITIF DE DÉCODAGE
(ZH) 一种译码方法和译码装置
Abstract: front page image
(EN)Embodiments of the present invention provide a decoding method and device, capable of reducing the rate of output bit error with simple decoding, thus enhancing the anti-jamming capability of the system. The method comprises: performing iterative decoding on multidimensional codes to obtain uncorrectable code words, the number of error bits of code words in each dimension where error bits of the uncorrectable code words are located being larger than the capacity of the multidimensional codes; determining the location of error bits of uncorrectable code words obtained through iterative decoding on the multidimensional codes, wherein the location of error bits in the uncorrectable code words is the multidimensional coordinate location of the error bits in the multidimensional codes; correcting error bits of part of the uncorrectable code words in the multidimensional codes based on the determined location of error bits in the uncorrectable code words, such that the number of error bits of code words in each dimension where the error bits of the uncorrectable code words are located is smaller than the capacity of the multidimensional codes; after correcting the error bits of part of the uncorrectable code words in the multidimensional codes, performing iterative decoding on the multidimensional codes wherein the number of error bits of code words in each dimension where the error bits of the uncorrectable code words are located is smaller than the capacity of the multidimensional codes. The embodiments of the present invention are applicable to the field of decoding technology.
(FR)Des modes de réalisation de la présente invention concernent un procédé et un dispositif de décodage permettant de réduire le taux d'erreur sur les bits de sortie au moyen d'un décodage simple, cela améliorant donc les capacités de lutte contre le brouillage du système. Le procédé consiste à effectuer un décodage itératif sur des codes multidimensionnels afin d'obtenir des mots de code non corrigibles, le nombre de bits erronés des mots de code dans chaque dimension, les bits erronés des mots de code non corrigibles correspondant à une capacité supérieure à la capacité des codes multidimensionnels; à déterminer la position des bits erronés de mots de code non corrigibles obtenus par décodage itératif sur les codes multidimensionnels, la position des bits erronés dans les mots de code non corrigibles étant la position en coordonnées multidimensionnelles des bits erronés dans les codes multidimensionnels; à corriger les bits erronés d'une partie des mots de code non corrigibles dans les codes multidimensionnels en se fondant sur la position déterminée des bits erronés dans les mots de code non corrigibles de manière à ce que le nombre de bits erronés des mots de code de chaque dimension où se trouvent les bits erronés des mots de code non corrigibles soit inférieur à la capacité des codes multidimensionnels; après avoir corrigé les bits erronés de la partie des mots de codes non corrigibles parmi les codes multidimensionnels, à effectuer un décodage itératif sur les codes multidimensionnels, le nombre de bits erronés des mots de code de chaque dimension où se trouvent les bits erronés des mots de code non corrigibles étant inférieur à la capacité des codes multidimensionnels. Les modes de réalisation de la présente invention peuvent s'appliquer au domaine technologique du décodage.
(ZH)本发明实施例提供了一种译码方法和装置,能够降低输出误码率,译码简单,从而提升了系统的抗干扰能力。该方法包括:对多维码进行迭代译码获得不可纠码字,所述不可纠码字的错误比特所在的每一维的码字的错误比特数大于所述多维码的容量;确定所述对多维码进行迭代译码获得的不可纠码字中的错误比特位置,所述不可纠码字中的错误比特位置为所述错误比特在所述多维码中的多维坐标位置;根据确定的所述不可纠码字中的错误比特位置纠正所述多维码中的部分不可纠码字的错误比特,以使得所述不可纠码字的错误比特所在的每一维的码字的错误比特数小于所述多维码的容量;在纠正了所述多维码中的部分不可纠码字的错误比特后,对所述不可纠码字的错误比特所在的每一维的码字的错误比特数小于所述多维码的容量的多维码进行迭代译码。本发明实施例适用译码技术领域。
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: Chinese (ZH)
Filing Language: Chinese (ZH)