WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2012050773) HARDWARE DYNAMIC CACHE POWER MANAGEMENT
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2012/050773    International Application No.:    PCT/US2011/052599
Publication Date: 19.04.2012 International Filing Date: 21.09.2011
IPC:
G06F 1/26 (2006.01)
Applicants: APPLE INC. [US/US]; 1 Infinite Loop Cupertino, CA 95014 (US) (For All Designated States Except US).
MILLET, Timothy J. [US/US]; (US) (For US Only).
MACHNICKI, Erik P. [US/US]; (US) (For US Only).
BALKAN, Deniz [TR/US]; (US) (For US Only).
GUPTA, Vijay [IN/US]; (US) (For US Only)
Inventors: MILLET, Timothy J.; (US).
MACHNICKI, Erik P.; (US).
BALKAN, Deniz; (US).
GUPTA, Vijay; (US)
Agent: MEYERTONS, HOOD, KIVLIN, KOWERT & GOETZEL, P.C.; Merkel, Lawrence J. P.O. Box 398 Austin, TX 78767-0398 (US)
Priority Data:
12/894,516 30.09.2010 US
Title (EN) HARDWARE DYNAMIC CACHE POWER MANAGEMENT
(FR) GESTION D'ALIMENTATION DE MÉMOIRE CACHE DYNAMIQUE MATÉRIEL
Abstract: front page image
(EN)In an embodiment, a control circuit is configured to transmit operations to a circuit block that is being powered up after being powered down, to reinitialize the circuit block for operation. The operations may be stored in a memory (e.g. a set of registers) to which the control circuit is coupled. In an embodiment, the control circuit may also be configured to transmit other operations from the memory to the circuit block prior to the circuit block being powered down. Accordingly, the circuit block may be powered up or powered down even during times that the processors in the system are powered down (and thus software is not executable at the time), without waking the processors for the power up/power down event. In an embodiment, the circuit block may be a cache coupled to the one or more processors.
(FR)Selon un mode de réalisation de l'invention, un circuit de commande est configuré pour envoyer des opérations à un bloc-circuit qui est mis sous tension après avoir été mis hors tension, afin de réinitialiser le bloc-circuit pour son fonctionnement. Les opérations peuvent être stockées dans une mémoire (par exemple un ensemble de registres) à laquelle le circuit de commande est couplé. Selon un mode de réalisation, le circuit de commande peut également être configuré pour envoyer d'autres opérations de la mémoire au bloc-circuit avant que le bloc-circuit ne soit mis hors tension. Par conséquent, le bloc-circuit peut être mis sous tension ou hors tension même pendant des moments où les processeurs dans le système sont mis hors tension (un logiciel étant ainsi non exécutable en ce moment), sans réveiller les processeurs pour l'événement de mise sous tension/mise hors tension. Selon un mode de réalisation, le bloc-circuit peut être une mémoire cache couplée au ou aux processeurs.
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)