WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |

Search International and National Patent Collections
World Intellectual Property Organization
Machine translation
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2012/050567    International Application No.:    PCT/US2010/052338
Publication Date: 19.04.2012 International Filing Date: 12.10.2010
G06F 11/00 (2006.01), H04L 12/26 (2006.01)
Applicants: HEWLETT-PACKARD DEVELOPMENT COMPANY, L.P. [US/US]; 11445 Compaq Center Drive West Houston, Texas 77070 (US) (For All Designated States Except US).
PROVENCHER, Michael A. [US/US]; (US) (For US Only).
BIGGS, Kent E. [US/US]; (US) (For US Only)
Inventors: PROVENCHER, Michael A.; (US).
BIGGS, Kent E.; (US)
Agent: CZARNECKI, Michael; Hewlett-Packard Company Intellectual Property Administration 3404 E. Harmony Road Mail Stop 35 Fort Collins, Colorado 80528 (US)
Priority Data:
Abstract: front page image
(EN)Error detection systems and methods are provided. An error detection system (100) can include a plurality of networked output devices (110) and a processor (130) coupled via a network (120) to the plurality of output devices. The processor can be configured to aggregate output data (135) from at least a portion of a plurality of parallel, networked, output devices. The processor can be further configured to compare (140) the aggregated output data with an output data sample selected from one of the plurality of output devices and detect (145) a discrepancy between the output data sample and the aggregated output data. The processor can also be configured to compare (150) the detected discrepancy to a predetermined threshold and signal (155) when the detected discrepancy exceeds the predetermined threshold.
(FR)L'invention porte sur des systèmes et des procédés de détection d'erreurs. Un système de détection d'erreurs (100) peut comprendre une pluralité de dispositifs de sortie en réseau (110) et un processeur (130) couplés par un réseau (120) à la pluralité de dispositifs de sortie. Le processeur peut être configuré pour agréger des données de sortie (135) provenant d'au moins une partie d'une pluralité de dispositifs de sortie en réseau parallèle. Le processeur peut en outre être configuré pour comparer (140) les données de sortie agrégées à un échantillon de données de sortie sélectionné en provenance de l'un des dispositifs de sortie, et détecter (145) une divergence entre l'échantillon de données de sortie et les données de sortie agrégées. Le processeur peut également être configuré pour comparer (150) la divergence détectée à un seuil prédéterminé et signaler (155) quand la divergence détectée dépasse le seuil prédéterminé.
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PE, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)