WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2012041917) RF DUTY-CYCLE CORRECTION CIRCUIT
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2012/041917    International Application No.:    PCT/EP2011/066892
Publication Date: 05.04.2012 International Filing Date: 28.09.2011
IPC:
H03K 21/08 (2006.01), H03K 5/156 (2006.01)
Applicants: ST-ERICSSON SA [CH/CH]; Chemin du Champ-des-Filles 39 CH-1228 Plan-les-Ouates (CH) (For All Designated States Except US).
HESEN, Leonardus [NL/NL]; (NL) (For US Only).
FRAMBACH, Johannes [NL/NL]; (NL) (For US Only).
MATEMAN, Paul [NL/NL]; (NL) (For US Only)
Inventors: HESEN, Leonardus; (NL).
FRAMBACH, Johannes; (NL).
MATEMAN, Paul; (NL)
Agent: STRÖM & GULLIKSSON AB; P.O. Box 4188 S-203 13 Malmö (SE)
Priority Data:
61/388,083 30.09.2010 US
13/219,982 29.08.2011 US
Title (EN) RF DUTY-CYCLE CORRECTION CIRCUIT
(FR) CIRCUIT DE CORRECTION DE CYCLE DE SERVICE RF
Abstract: front page image
(EN)A duty-cycle correction circuit comprises a plurality of AC-coupled, independently-biased inverter stages connected in series. A periodic signal is applied to an input of the plurality of inverter stages. Each inverter stage comprises an inverter with a resistive element connected in feedback between its output and input nodes. Each inverter stage is AC-coupled to a prior stage via a capacitor. The AC-coupling allows the signal to pass between inverter stages, but DC-isolates each inverter stage from adjacent stages, allowing each stage to maintain an independent DC bias of the signal at that stage. By virtue of the feedback resistive element, each stage defines a transition point between high and low signal states. Due to non-zero rise and fall times of the periodic signal, the independent DC bias of each stage is operative to incrementally shift the transition point of the periodic signal at each stage towards a desired duty-cycle.
(FR)La présente invention concerne un circuit de correction de cycle de service qui comprend une pluralité d'étages onduleurs polarisés indépendamment, couplés en CA et connectés en série. Un signal périodique est appliqué sur une entrée de la pluralité d'étages onduleurs. Chaque étage onduleur comprend un onduleur qui comporte un élément résistif connecté en rétroaction entre ses nœuds de sortie et d'entrée. Chaque étage onduleur est couplé en CA à un étage précédent par l'intermédiaire d'un condensateur. Le couplage en CA permet au signal de passer entre des étages onduleurs, mais isole en CC chaque étage onduleur par rapport à des étages adjacents, permettant à chaque étage de maintenir une polarisation en CC indépendante du signal à cet étage. Grâce à l'élément résistif à rétroaction, chaque étage définit un point de transition entre des états de signal haut et bas. En raison des périodes d'augmentation et de réduction sans vide du signal périodique, la polarisation en CC indépendante de chaque étage est efficace pour déplacer de façon incrémentale le point de transition du signal périodique à chaque étage vers un cycle de service souhaité.
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)