WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2011142133) ERROR-CORRECTING CODE PROCESSING METHOD AND DEVICE
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2011/142133    International Application No.:    PCT/JP2011/002639
Publication Date: 17.11.2011 International Filing Date: 11.05.2011
IPC:
H03M 13/19 (2006.01), H03M 13/09 (2006.01)
Applicants: ASIP SOLUTIONS, INC. [JP/JP]; 2-3-8, Honmachi, Chuo-ku, Osaka-shi, Osaka 5410053 (JP) (For All Designated States Except US).
OSAKA UNIVERSITY [JP/JP]; 1-1, Yamadaoka, Suita-shi, Osaka 5650871 (JP) (For All Designated States Except US).
IMAI, Masaharu; (For US Only).
TAKEUCHI, Yoshinori; (For US Only).
SAKANUSHI, Keishi; (For US Only).
HAMABE, Takashi; (For US Only).
OHYA, Kazuki; (For US Only).
ABE, Masaaki; (For US Only)
Inventors: IMAI, Masaharu; .
TAKEUCHI, Yoshinori; .
SAKANUSHI, Keishi; .
HAMABE, Takashi; .
OHYA, Kazuki; .
ABE, Masaaki;
Agent: NII, Hiromori; c/o NII Patent Firm, 6F, Tanaka Ito Pia Shin-Osaka Bldg., 3-10, Nishi Nakajima 5-chome, Yodogawa-ku, Osaka-city, Osaka 5320011 (JP)
Priority Data:
2010-109590 11.05.2010 JP
Title (EN) ERROR-CORRECTING CODE PROCESSING METHOD AND DEVICE
(FR) PROCÉDÉ ET DISPOSITIF DE TRAITEMENT DE CODE CORRECTEUR D'ERREURS
(JA) 誤り訂正符号処理方法及びその装置
Abstract: front page image
(EN)The disclosed error-correcting code processing method involves a first step for calculating either a descending order symbol and/or an ascending order symbol and for calculating the exclusive OR value of all elements of an information symbol string as a parity value, a second step for generating the lower n bits of the descending order symbol by calculating the exclusive OR for each element of the descending order symbol and/or generating the lower n bits of the ascending order symbol by calculating the exclusive OR for each element of the ascending order symbol, a third step for generating the upper m bits of the descending order symbol by calculating the exclusive OR of the elements selected in descending order from the elements of an element string obtained by arranging the parity values and/or generating the upper m bits of the ascending order symbol by calculating the exclusive OR of the elements selected in descending order from the elements, and a fourth step for outputting as a test symbol or a syndrome the generated descending order symbol and/or the generated ascending order symbol.
(FR)L'invention concerne un procédé de traitement de code correcteur d'erreurs comprenant une première étape consistant à calculer un symbole d'ordre décroissant et/ou un symbole d'ordre croissant et à calculer le OU exclusif de tous les éléments d'une chaîne de symboles d'informations en tant que valeur de parité, une deuxième étape consistant à générer les n bits de poids faible du symbole d'ordre décroissant en calculant le OU exclusif de chaque élément du symbole d'ordre décroisant et/ou en générant les n bits de poids faible du symbole d'ordre croissant en calculant le OU exclusif de chaque élément du symbole d'ordre croissant, une troisième étape consistant à générer les m bits de poids fort du symbole d'ordre décroissant en calculant le OU exclusif des éléments sélectionnés en ordre décroissant parmi les éléments d'une chaîne d'éléments obtenue en agençant les valeurs de parité et/ou en générant les m bits de poids fort du symbole d'ordre croissant en calculant le OU exclusif des éléments sélectionnés en ordre décroissant parmi les éléments, et une quatrième étape consistant à fournir en sortie en tant que symbole de test ou en tant que syndrome le symbole d'ordre décroissant généré et/ou le symbole d'ordre croissant généré.
(JA) 誤り訂正符号処理方法は、降順記号若しくは昇順記号のいずれかまたは両方を算出し、情報記号列のすべての要素の排他的論理和をパリティとして算出する第1ステップと、降順記号の要素毎に排他的論理和を算出し、降順記号の下位nビット、若しくは昇順記号の要素毎に排他的論理和を算出し、昇順記号の下位nビットのいずれかまたは両方として生成する第2ステップと、パリティを並べた要素列の要素から降順に選択した要素の排他的論理和を算出し、降順記号の上位mビット、若しくは要素から昇順に選択した要素の排他的論理和を算出し、昇順記号の上位mビットのいずれかまたは両方を生成する第3ステップと、生成された降順記号若しくは昇順記号のいずれかまたは両方を、検査記号或いはシンドロームとして出力する第4ステップとを有する。
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PE, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: Japanese (JA)
Filing Language: Japanese (JA)