WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2011137255) DIGITAL FRACTIONAL INTEGRATOR
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2011/137255    International Application No.:    PCT/US2011/034366
Publication Date: 03.11.2011 International Filing Date: 28.04.2011
IPC:
G06F 7/38 (2006.01)
Applicants: RAYTHEON APPLIED SIGNAL TECHNOLOGY, INC. [US/US]; 400 West California Avenue Sunnyvale, California 94086 (US) (For All Designated States Except US).
HINSON, Jerry R. [US/US]; (US) (For US Only)
Inventors: HINSON, Jerry R.; (US)
Agent: RITCHIE, David B.; NIXON PEABODY LLP P.O. Box 60610 Palo Alto, California 94306 (US)
Priority Data:
12/772,074 30.04.2010 US
Title (EN) DIGITAL FRACTIONAL INTEGRATOR
(FR) INTÉGRATEUR FRACTIONNAIRE NUMÉRIQUE
Abstract: front page image
(EN)A method and apparatus for fractional digital integration of an input signal is provided, the input signal including a time series of numerical values and the method or apparatus including applying the input signal time series to one input of a two-input summer at a time I, providing an output of the summer to a delay register at time I, providing an output of the delay register from time i-1 to a two-input multiplier, providing an output of the multiplier to the summer at time I, using a resettable counter to determine a value i and index a lookup table with i to provide the indexed value of the lookup table as an input to the multiplier, and obtaining an output signal time series from the output of the summer.
(FR)L'invention porte sur un procédé et sur un appareil qui permettent une intégration numérique fractionnaire d'un signal d'entrée, le signal d'entrée comprenant une série temporelle de valeurs numériques et le procédé ou l'appareil comprenant l'application de la série temporelle de signal d'entrée à une entrée d'un additionneur à deux entrées à un temps I, l'utilisation d'une sortie de l'additionneur à un registre à retard au temps I, l'utilisation d'une sortie du registre à retard à partir du temps i-1 à un multiplicateur à deux entrées, l'utilisation d'une sortie du multiplicateur à l'additionneur au temps I, l'utilisation d'un compteur pouvant être réinitialisé pour déterminer une valeur i et pour indexer une table de consultation avec i pour fournir la valeur indexée de la table de consultation en tant qu'entrée au multiplicateur, et l'obtention d'une série temporelle de signal de sortie à partir de la sortie de l'additionneur.
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PE, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)