WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2011022156) A SYSTEM AND METHOD FOR REDUCING PATTERN NOISE IN ANALOG SYSTEM PROCESSING
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2011/022156    International Application No.:    PCT/US2010/042688
Publication Date: 24.02.2011 International Filing Date: 21.07.2010
IPC:
H03M 1/12 (2006.01)
Applicants: ANALOG DEVICES, INC. [US/US]; One Technology Way Norwood, MA 02062-9106 (US) (For All Designated States Except US).
CARREAU, Gary [US/US]; (US) (For US Only)
Inventors: CARREAU, Gary; (US)
Agent: HAILS, Robert, L.; Kenyon & Kenyon LLP 1500 K Street, N.W. Washington, DC 20005 (US)
Priority Data:
12/622,928 20.11.2009 US
61/235,581 20.08.2009 US
Title (EN) A SYSTEM AND METHOD FOR REDUCING PATTERN NOISE IN ANALOG SYSTEM PROCESSING
(FR) SYSTÈME ET PROCÉDÉ DE RÉDUCTION DU BRUIT CYCLIQUE DANS LE TRAITEMENT D'UN SYSTÈME ANALOGIQUE
Abstract: front page image
(EN)An analog-to-digital conversion system includes an analog-to-digital converter (ADC), a plurality of receivers, each for capturing input analog signals, a multiplexer having inputs coupled to each of the receivers and an output coupled to the ADC, the multiplexer establishing a signal path between a selected one of the inputs and the output in response to an index signal, and a mux controller to supply a random sequence of index signals to the multiplexer.
(FR)Système de conversion analogique-numérique, comportant : un convertisseur analogique-numérique (ADC) ; une pluralité de récepteurs, conçus chacun pour capturer des signaux d'entrée analogiques ; un multiplexeur possédant des entrées reliées à chacun des récepteurs et une sortie reliée à l'ADC, le multiplexeur établissant un trajet de signal entre une entrée sélectionnée parmi les entrées et la sortie compte tenu d'un signal d'indexation ; et une unité de commande de multiplexeur conçue pour appliquer une séquence aléatoire de signaux d'indexation au multiplexeur.
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PE, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)