WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2011020516) BANDWIDTH ALLOCATION
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2011/020516    International Application No.:    PCT/EP2009/060842
Publication Date: 24.02.2011 International Filing Date: 21.08.2009
IPC:
H04L 12/56 (2006.01), H04Q 11/00 (2006.01)
Applicants: TELEFONAKTIEBOLAGET L M ERICSSON (PUBL) [SE/SE]; SE-164 83 Stockholm (SE) (For All Designated States Except US).
SKUBIC, Bjorn [SE/SE]; (SE) (For US Only).
TROJER, Elmar [AT/SE]; (SE) (For US Only)
Inventors: SKUBIC, Bjorn; (SE).
TROJER, Elmar; (SE)
Agent: BARKER BRETTELL LLP; Medina Chambers Town Quay Southampton Hampshire SO14 2AQ (GB)
Priority Data:
Title (EN) BANDWIDTH ALLOCATION
(FR) ALLOCATION DE LARGEUR DE BANDE
Abstract: front page image
(EN)Bandwidth allocation apparatus (1) for apportioning bandwidth resource to at least one communications network node (6, 7), the apparatus comprising a processor assembly (3) and a logic array (2), the processor assembly comprises a data processor (3a) and a memory (13), the data processor configured to execute instructions stored in the memory and the logic array comprising a plurality of logic circuits (2a) connected in such a manner so as to implement particular processing of data, and the logic array arranged to determine bandwidth demand for the at least one node, and the processor assembly configured to at least in part calculate how the bandwidth is to be apportioned.
(FR)La présente invention se rapporte à un appareil d'allocation de largeur de bande (1) pour répartir des ressources de largeur de bande à au moins un nœud de réseau de communication (6, 7), l'appareil comprenant un ensemble processeur (3) et un réseau logique (2), l'ensemble processeur comprenant un processeur de données (3a) et une mémoire (13). Le processeur de données est configuré pour exécuter des instructions stockées dans la mémoire et le réseau logique comprend une pluralité de circuits logiques (2a) raccordés de manière telle à mettre en œuvre un traitement particulier de données et le réseau logique est agencé pour déterminer une demande de largeur de bande pour le ou les nœuds et l'ensemble processeur est configuré, du moins en partie, pour calculer la manière avec laquelle la largeur de bande doit être répartie.
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PE, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)