WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2011019596) CONTROLLER AND METHOD FOR INTERFACING BETWEEN A HOST CONTROLLER IN A HOST AND A FLASH MEMORY DEVICE
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2011/019596    International Application No.:    PCT/US2010/044685
Publication Date: 17.02.2011 International Filing Date: 06.08.2010
IPC:
G11C 16/00 (2006.01), G11C 16/34 (2006.01), G06F 12/02 (2006.01), G06F 11/10 (2006.01), G11C 29/00 (2006.01)
Applicants: SANDISK TECHNOLOGIES INC. [US/US]; Two Legacy Town Center 6900 North Dallas Parkway Plano, TX 75024 (US) (For All Designated States Except US).
HARARI, Eliyahou [IL/US]; (US) (For US Only).
HEYE, Richard, R. [US/US]; (US) (For US Only).
SELINGER, Robert, D. [US/US]; (US) (For US Only)
Inventors: HARARI, Eliyahou; (US).
HEYE, Richard, R.; (US).
SELINGER, Robert, D.; (US)
Agent: HETZ, Joseph, F.; Brinks Hofer Gilson & Lione P.O. Box 10087 Chicago, IL 60610 (US)
Priority Data:
12/539,394 11.08.2009 US
Title (EN) CONTROLLER AND METHOD FOR INTERFACING BETWEEN A HOST CONTROLLER IN A HOST AND A FLASH MEMORY DEVICE
(FR) CONTRÔLEUR ET PROCÉDÉ D'INTERFACE ENTRE UN CONTRÔLEUR HÔTE DANS UN HÔTE ET UN DISPOSITIF DE MÉMOIRE FLASH
Abstract: front page image
(EN)The embodiments described herein provide a controller and method for interfacing between a host controller in a host and a flash memory device. In one embodiment, a controller comprises a first NAND interface, a second NAND interface, and one or more of the following modules: a data scrambling module, a column replacement module, and a module that manages at least one of bad blocks and spare blocks. Other embodiments are disclosed, and each of the embodiments can be used alone or together in combination.
(FR)Les modes de réalisation de la présente invention concernent un contrôleur et un procédé d'interface entre un contrôleur hôte dans un hôte et un dispositif de mémoire flash. Dans un mode de réalisation, un contrôleur comprend une première interface NON-ET, une deuxième interface NON-ET et un ou plusieurs des modules suivants : un module d'embrouillage de données, un module de remplacement de colonne et un module qui gère des blocs défectueux et/ou des blocs de réserve. D'autres modes de réalisation sont décrits et l'on peut utiliser chacun d'eux individuellement ou combiné ensemble.
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PE, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)