WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2011016154) EXTERNAL BUS INTERFACE, LSI AND SYSTEM
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2011/016154    International Application No.:    PCT/JP2010/000625
Publication Date: 10.02.2011 International Filing Date: 03.02.2010
IPC:
G06F 3/00 (2006.01)
Applicants: PANASONIC CORPORATION [JP/JP]; 1006, Oaza Kadoma, Kadoma-shi, Osaka 5718501 (JP) (For All Designated States Except US).
MINO, Yoshiteru; (For US Only)
Inventors: MINO, Yoshiteru;
Agent: NII, Hiromori; c/o NII Patent Firm, 6F, Tanaka Ito Pia Shin-Osaka Bldg.,3-10, Nishi Nakajima 5-chome, Yodogawa-ku, Osaka-city, Osaka 5320011 (JP)
Priority Data:
2009-185249 07.08.2009 JP
Title (EN) EXTERNAL BUS INTERFACE, LSI AND SYSTEM
(FR) INTERFACE DE BUS EXTERNE, CIRCUIT LSI ET SYSTÈME
(JA) 外部バスインタフェース、LSIおよびシステム
Abstract: front page image
(EN)An external bus interface (6) is provided to an LSI, which performs access to a plurality of external devices through an external bus according to an access request, and is provided with an I/O terminal unit (63) that can switch an electrical property, which is either the current drive capability and/or the throughput of output voltage, according to a setting and which performs input and output of signals with respect to the external bus; and an I/O terminal controller (62) for performing setting of the electrical property of the I/O terminal in synchronization with the access request. The I/O terminal controller (62), upon receiving the access request, selects a control pattern corresponding to an external device of the access destination, and can perform setting of the electrical property according to the control pattern.
(FR)Une interface de bus externe (6) est prévue pour un circuit LSI, laquelle effectue un accès à une pluralité de dispositifs externes par l'intermédiaire d'un bus externe selon une demande d'accès, et est pourvue d'une unité de borne d'entrée/sortie (63) qui peut commuter une propriété électrique, qui est la capacité de commande de courant et/ou la quantité de tension de sortie, conformément à un paramétrage et qui effectue une entrée et une sortie de signaux en relation avec le bus externe ; et un contrôleur de borne d'entrée/sortie (62) pour effectuer le paramétrage de la propriété électrique de la borne d'entrée/sortie en synchronisation avec la demande d'accès. Le contrôleur de borne d'entrée/sortie (62), lors de la réception de la demande d'accès, sélectionne un motif de contrôle correspondant à un dispositif externe de la destination d'accès, et peut effectuer le paramétrage de la propriété électrique conformément au motif de contrôle.
(JA)外部バスインタフェース(6)は、アクセス要求に従って外部バスを介して複数の外部デバイスにアクセスするLSIに備えられ、電流駆動能力および出力電圧のスルーレートの少なくとも一方である電気的特性を設定により切り替え可能であり前記外部バスに信号を入出力するIO端子部(63)と、前記アクセス要求に同期して前記IO端子の電気的特性の設定を行うIO端子制御部(62)とを備える。IO端子制御部(62)は、アクセス要求を受けたとき、アクセス先の外部デバイスに対応する制御パターンを選択し、当該制御パターンに従って前記電気的特性の設定を行ってもよい。
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PE, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: Japanese (JA)
Filing Language: Japanese (JA)