Processing

Please wait...

Settings

Settings

Goto Application

1. WO2011009707 - HIGH-PRECISION SYNCHRONISATION METHOD AND SYSTEM

Publication Number WO/2011/009707
Publication Date 27.01.2011
International Application No. PCT/EP2010/059485
International Filing Date 02.07.2010
IPC
H04L 7/00 2006.01
HELECTRICITY
04ELECTRIC COMMUNICATION TECHNIQUE
LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
7Arrangements for synchronising receiver with transmitter
CPC
H04J 3/0632
HELECTRICITY
04ELECTRIC COMMUNICATION TECHNIQUE
JMULTIPLEX COMMUNICATION
3Time-division multiplex systems
02Details
06Synchronising arrangements
062Synchronisation of signals having the same nominal but fluctuating bit rates, e.g. using buffers
0632Synchronisation of packets and cells, e.g. transmission of voice via a packet network, circuit emulation service [CES]
Applicants
  • ALCATEL LUCENT [FR]/[FR] (AllExceptUS)
  • BLONDEL, Thomas [FR]/[FR] (UsOnly)
  • DI SIMONE, Simona [IT]/[IT] (UsOnly)
Inventors
  • BLONDEL, Thomas
  • DI SIMONE, Simona
Agents
  • NICOLLE, Olivier
Priority Data
090367324.07.2009FR
Publication Language French (FR)
Filing Language French (FR)
Designated States
Title
(EN) HIGH-PRECISION SYNCHRONISATION METHOD AND SYSTEM
(FR) PROCEDE ET SYSTEME DE SYNCHRONISATION DE HAUTE PRECISION
Abstract
(EN)
The invention relates to a clock synchronisation method involving a first reference clock and a second clock to be slaved to the frequency of the reference clock, the two sharing a common clock and said method including the following steps: calculating the integer portion of the timestamp according to the reference clock and the common clock; using the reference clock to generate a local system clock; calculating the phase shift between the signal of the system clock and that of the reference clock; calculating the phase shift between the signal of the system clock and that of the common clock; calculating the decimal portion of the timestamp; sending the decimal timestamp to the second clock; slaving the second clock by using the common clock and the received timestamp.
(FR)
Procédé de synchronisation d'horloges entre une première horloge de référence et une deuxième horloge à asservir sur la fréquence de l'horloge de référence, les deux partageant une horloge commune, ce procédé comprenant les étapes suivantes : - calcul de la partie entière de l'estampille à l'aide de l'horloge de référence et l'horloge commune; - génération d'une horloge système locale à l'horloge de référence; calcul du déphasage entre le signal de l'horloge système et celui de l'horloge de référence; - calcul du déphasage entre le signal de l'horloge système et celui de l'horloge commune; - calcul de Ia partie décimale de l'estampille; - envoi de l'estampille décimale en destination de la deuxième horloge; - asservissement de la deuxième horloge en utilisant l'horloge commune et l'estampille reçue.
Latest bibliographic data on file with the International Bureau