WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2010146770) NON-VOLATILE MEMORY
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2010/146770    International Application No.:    PCT/JP2010/003415
Publication Date: 23.12.2010 International Filing Date: 21.05.2010
IPC:
G11C 16/06 (2006.01), G11C 16/02 (2006.01)
Applicants: PANASONIC CORPORATION [JP/JP]; 1006, Oaza Kadoma, Kadoma-shi, Osaka 5718501 (JP) (For All Designated States Except US).
TOMITA, Yasuhiro; (For US Only)
Inventors: TOMITA, Yasuhiro;
Agent: MAEDA, Hiroshi; Osaka-Marubeni Bldg.,5-7,Hommachi 2-chome, Chuo-ku, Osaka-shi, Osaka 5410053 (JP)
Priority Data:
2009-142437 15.06.2009 JP
Title (EN) NON-VOLATILE MEMORY
(FR) MÉMOIRE NON VOLATILE
(JA) 不揮発性メモリ
Abstract: front page image
(EN)Disclosed is a non-volatile memory wherein external bit data, in which opposing bits represent the state of execution of a program, is stored in a buffer (6), and the program is executed. The program execution level is stepped up on each pulse. When the program execution level reaches a threshold value, default data is stored in the buffer (6), and program execution is continued. In this way, it is possible to suppress variations in the program execution characteristics caused by the program execution state of the opposing bits, increases in the number of program execution pulses, and expansion of the threshold value distribution when the program is executed, and programs can be executed at high speed, with a high level of reliability, and at low cost.
(FR)L'invention concerne une mémoire non volatile, des données binaires externes, dans lesquelles des bits opposés représentent l'état d'exécution d'un programme, étant stockées dans une mémoire tampon (6) et le programme étant exécuté. Le niveau d'exécution du programme est augmenté à chaque impulsion. Lorsque le niveau d'exécution du programme atteint une valeur de seuil, des données par défaut sont stockées dans la mémoire tampon (6) et l'exécution du programme est poursuivie. De cette manière, il est possible de supprimer les variations dans les caractéristiques d'exécution du programme provoquées par l'état d'exécution du programme des bits opposés, d'augmenter le nombre d'impulsions d'exécution du programme et d'étendre la distribution de la valeur de seuil lorsque le programme est exécuté, et les programmes peuvent être exécutés à grande vitesse, avec un niveau de fiabilité élevé et un faible coût.
(JA) 不揮発性メモリにおいて、バッファ6に、対向ビットがプログラム状態である外部ビットデータを格納して、プログラムを行う。プログラムレベルはパルス毎にステップアップする。プログラムレベルがしきい値に到達すると、前記バッファ6に未プログラムデータを格納し、プログラムを継続する。従って、対向ビットのプログラム状態によりプログラム特性が変動し、プログラムパルス数の増加やプログラム時のしきい値分布が広がることを抑制し、低コストで高速かつ高信頼性のプログラムを実現する。
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PE, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: Japanese (JA)
Filing Language: Japanese (JA)